[发明专利]可编程序的反时限延迟电路无效

专利信息
申请号: 91104800.6 申请日: 1991-07-17
公开(公告)号: CN1023365C 公开(公告)日: 1993-12-29
发明(设计)人: 大为·阿兰·弗克斯 申请(专利权)人: 森德斯特兰德公司
主分类号: H02H3/027 分类号: H02H3/027;H01H47/18;H02H3/093
代理公司: 中国国际贸易促进委员会专利代理部 代理人: 冯赓宣
地址: 美国伊*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种反时限延迟电路,包括一个接收代表外电路电压或电流信号和参考信号的积分器10。该积分器产生一个代表在信号间差值积分的控制信号。比较器U2将控制信号与第二参考信号比较面产生一个输出,当控制信号幅值超过第二参考信号幅值时,该输出改变逻辑状态设置一个电路,以控制二参考信号或其一的幅值,从而对电路的瞬时和/或极限跳闸电平提供控制。
搜索关键词: 程序 时限 延迟 电路
【主权项】:
1.一种反时限延迟电路包括:一个积分器(10),它有一个用于接收一个代表外部电路中电压或电流信号的第一输入;并有一个用于接收第一参考信号(V1)的第二输入:所述积分器产生一个代表在第一和第二输入处的信号差值的积分的控制信号;和一个比较器(U2),它有一个第一输入,被连接成接收所述控制信号;并有一个第二输入连接成接收第二参考信号(V2);所述比较器产生一个输出信号,该输出信号在所述控制信号量超过所述第二参考信号量时,使逻辑状态改变,其特征在于:响应于一个指令信号将所述第三参考信号的所述量值进行编程序的装置,其中所述用于对上述第二参考信号量值编程序的装置包括:一个用于接收所述指令信号并产生一个第一编程的参考电压(Vp)的数模转换器(16),和一个包括电气上互相串联的第一及第二电阻(R3、R4)的第一分压器;所述第一电阻连接成接收上述第一编程的参考电压,以使在所述第一和第二电阻之间结点处产生所述第二参考信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于森德斯特兰德公司,未经森德斯特兰德公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/91104800.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top