[发明专利]使用独特码检测器的QPSK信号的相位差错消除器无效
申请号: | 94101795.8 | 申请日: | 1994-01-14 |
公开(公告)号: | CN1071966C | 公开(公告)日: | 2001-09-26 |
发明(设计)人: | 永田一幸 | 申请(专利权)人: | 日本电气株式会社 |
主分类号: | H04L27/18 | 分类号: | H04L27/18;H04L1/00 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 马铁良,叶恺东 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 校正QPSK信号的P和Q信道基带信号的相位差错的电路设备,分别相应于所述信号的独特码可呈现的比特格式。设置每个存储有输入独特码的2N比特的输入寄存器。为分别存储一种可能比特格式的2N比特,设置相应的参考寄存器。检测每个输入和相应的参考寄存器内的比特间的不一致并与门限比较,产生相位差错校正信号。控制所述基带信号到输出端的连接并在该信号上进行比特倒置。$#! | ||
搜索关键词: | 使用 独特 检测器 qpsk 信号 相位 差错 消除 | ||
【主权项】:
1.一种电路设备,用于校正正交相移键控信号的P信道和Q信道基带信号的相位差错,其中每个上述基带信号包含用于建立脉冲串同步的预定比特格式的N比特独特码,其特征在于该电路设备包括:第一和第二输入端,用于接收上述P信道和Q信道基带信号;多个输入存储器装置,分别相应于在传输期间可呈现的上述P信道和Q信道基带信号的独特码的可能比特格式,每一个输入存储器装置从上述输入端接收P和Q信道基带信号并存储P信道和Q信道基带信号的输入独特码的2N比特;多个参考存储器装置,分别相应于上述可能的比特格式,每一个参考存储器装置存储上述可能比特格式的相应的一种格式的2N比特;多个差错检测器装置,分别相应于输入存储器装置和参考存储器装置,每个差错检测器装置检测在相应的输入存储器装置存储的比特和在相应的参考存储器装置中存储的比特之间的不一致并产生一个不一致计数;多个比较器装置,分别相应于上述差错检测装置,每个比较器装置把相应的差错检测器装置的不一致计数与第一和第二门限比较,如果确定不一致计数小于第一门限,产生一个第一输出信号,或者如果确定不一致计数大于第二门限,则产生一个第二输出信号;和响应所述多个比较器装置的第一和第二输出信号的差错校正装置,用于将从上述第一和第二输出端来的上述P和Q信道基带信号分别通过第一和第二连接通路耦合到第一和第二输出端;反接第一和第二连接通路,并在上述P和Q信道基带信号上提供比特倒置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/94101795.8/,转载请声明来源钻瓜专利网。
- 上一篇:具有可更换的消耗层的窗用层压制品
- 下一篇:制备可带微孔的聚氨酯的方法