[发明专利]复合时钟信号无效

专利信息
申请号: 94191854.8 申请日: 1994-04-06
公开(公告)号: CN1121755A 公开(公告)日: 1996-05-01
发明(设计)人: P·C·B·隆德;M·G·威廉森 申请(专利权)人: 艾利森电话股份有限公司
主分类号: H04L7/04 分类号: H04L7/04;H04J3/06
代理公司: 中国专利代理(香港)有限公司 代理人: 董巍,马铁良
地址: 瑞典斯*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供复合时钟信号CLSY,它利用一个信号来分配时钟信号和同步信号,在后面的用于高比特定时频率(fBCL)的比特定时发生器中,对该同步信号的检测意味着可能在基准信号(CLSY)的边缘处出现的任何定时抖动将不会影响本地获得的同步信号(SYN1)的分辨率,其中,由该同步信号(SYN1)确定的每一数据位帧将总是按照比特定时频率(fBCL)包括精确数目的数据位。比特定时发生器主要包括PLL电路、分频电路和移位寄存器和逻辑门,利用CLSY-信号的帧基准从CLSY信号产生位比特定时信号,从比特定时发生器除了获得比特定时频率外,还获得相对于高频系统时钟和相对于通过复合基准信号(CLSY)变换的外部时域都具有高的精度的同步脉冲。
搜索关键词: 复合 时钟 信号
【主权项】:
1.通过以复合时钟和同步信号为媒体,分配高频比特定时发生器的公共帧基准的方法,其特征在于:该时钟和同步信号被作为复合基准信号(CLSY)来形成,该复合基准信号(CLSY)同时包括以高的频率在两种逻辑电平之间交替的外部时钟信号(CL0)和具有低的频率并被包含在形成外部时钟信号的高频信号中的外部同步信号(SYN0),外部时钟信号的频率(fCL0)是同步信号的频率(fSYN)的整数M倍;并且其特征还在于:由于复合基准信号(CLSY)中的外部同步信号(SYN0)在主时钟信号的时间帧内至少包括具有相同逻辑电平的两个相互顺序的时间间隔,后面最好是相应个数的具有相反逻辑电平的时间间隔,所以不管在基准时钟信号的边缘出现任何相位抖动,都能够高精度地对其进行译码,一个这样的时间间隔(t)相当于主时钟信号频率(fCL0)的一个半周期;其特征还在于,在两个预期的信号边缘之间的时间间隔的中间,检测每一个这样的时间间隔(t)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾利森电话股份有限公司,未经艾利森电话股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/94191854.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top