[实用新型]可编程稳压电源序列逻辑控制器无效
申请号: | 94231631.2 | 申请日: | 1994-12-03 |
公开(公告)号: | CN2230940Y | 公开(公告)日: | 1996-07-10 |
发明(设计)人: | 梁大志 | 申请(专利权)人: | 梁大志 |
主分类号: | G05F1/12 | 分类号: | G05F1/12;G05B19/05 |
代理公司: | 扬州市专利事务所 | 代理人: | 张荣亮 |
地址: | 225003 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种可编程的稳压电源序列逻辑控制器,由可编程单元PROM、锁存器LOCK、比较器电路COMP、状态方式电路MANN、译码器电路TRAN、延时驱动电路PROL、地址数据总线AD-BUS、输入总线IN-BUS、输出总线OUT-BUS构成,其特点在于在单元电路之间采用新的联接方式,实现不使用微处理器,而是使用可编程单元和锁存器的低成本、可编程、性能价格比高的序列逻辑控制器。 | ||
搜索关键词: | 可编程 稳压电源 序列 逻辑 控制器 | ||
【主权项】:
1、一种由可编程单元PROM、锁存器LOCK、比较器电路COMP、状态方式电路MANN、译码器电路TRAN(由译码器TRAN1、译码器TRAN2、集成电路U7构成)、延时驱动电路PROL、地址数据总线AD-BUS、输入总线IN-BUS、输出总线OUT-BUS组成的可编程稳压电源系列逻辑控制器,其特征在于可编程单元PROM(27128)的地址输入端A0~A13与地址数据总线AD-BUS的D0~D4、A5~A13联接,输出端D0~D7与锁存器LOCK(74LS273)的输入端D1~D8联接,锁存器LOCK的数据输出端Q1~Q8与地址数据总线AD-BUS的D0~D7联接;状态方式电路MANN的输入端COL1~COL31经输入总线IN-BUS、外接执行机构与输出总线OUT-BUS的IO/1~IO/31一一对应联接,CO-PL、CO-RE经执行机构分别与延时驱动电路PROL的SW-PL、SW-RE对应联接,或门U5、U6的输出端及电阻R1的一端分别与地址数据总线AD-BUS的A9、A10、A11联接,手动/自动开关K1的1、3端分别接输入总线IN-BUS的AC220、PULS;译码器TRAN1(74LS154)、TRAN2(74LS154)的输入端A~D分别与地址数据总线AD-BUS的D0~D3联接,译码器TRAN1的输出端0~15对应与输出总线OUT-BUS的UP-TO、IO/1~IO/15联接,译码器TRAN2的输出端0~15对应与输出总线OUT-BUS的IO/16~IO/31联接,译码器TRAN1、TRAN2的控制端G分别与地址数据总线AD-BUS的D4、4D联接;延时驱动电路PROL中计数延时COUN集成块(MC14060)的复位端RST接地址数据总线AD-BUS的D7,反相器U8、U9的一端分别接地址数据总线AD-BUS的D5、D6,另一端分别接输出总线OUT-BUS的SW-PL、SW-RE,反相器U10、与非门U11、U12一端分别接输出总线OUT-BUS的ORDER、U0-HI、U0-L0,与非门U11、U12的另一端分别接地址数据总线AD-BUS的A8、A7;可编程单元PROM的COUN控制端OE、延时驱动电路PROL中时钟输入端CIN及锁存器LOCK的控制端CLK经地址数据总线AD-BUS的CLK接状态方式电路中开关K1的一端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于梁大志,未经梁大志许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/94231631.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种用于高炉计算机断层成像系统的数据采集传感器
- 下一篇:气体差压测试仪