[发明专利]使用流水线式寄存器的数据处理系统的功率降低及其方法无效
申请号: | 95120893.4 | 申请日: | 1995-12-20 |
公开(公告)号: | CN1132879A | 公开(公告)日: | 1996-10-09 |
发明(设计)人: | 朱达·莱昂内尔·阿德尔曼;戴维德·加兰蒂;约姆·萨伦特 | 申请(专利权)人: | 摩托罗拉公司 |
主分类号: | G06F15/00 | 分类号: | G06F15/00 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 陆立英 |
地址: | 美国伊*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在数据运算逻辑单元(54)中,在MAC运算之后消除不需要的写回到地寄存器(82)来降低功率。由控制电路(89)监视提供到数据ALU(54)的一系列指令,对于一个结果具有相同目的地的两个或多个连续指令被检测时,该结果被写到流水线式寄存器(78)而不是写到在连续指令中命名的目的地寄存器(82)。因此,仅驱动到流水线式寄存器(78)的短的轻负荷总线,而不是驱动到目的寄存器(82)的较长的重负荷的总线。 | ||
搜索关键词: | 使用 流水线 寄存器 数据处理系统 功率 降低 及其 方法 | ||
【主权项】:
1.一种数据处理系统(20),具有一个流水线式运算逻辑单元(54),该流水线式运算逻辑单元(54),其特征在于:一个输入寄存器(71);一个第一执行单元(76),连接到输入寄存器(71),用于执行第一算术运算,以便得到第一结果;一个流水线式寄存器(78),连接到第一执行单元(76),用于存储第一结果;一个累加器寄存器(83),用于存储第三操作数;一个第二执行单元(80),连接到流水线寄存器(78)和累加器寄存器(83),用于执行第二算述运算,以便得到第二结果;和一个控制电路(89),用于监视一系列指令,这些指令提供给流水线式运算逻辑单元(54),当控制电路(89)检测对于第二结果要求相同目的地的系列指令的连续指令时,控制电路(89)使第二结果写入到流水线寄存器(78)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于摩托罗拉公司,未经摩托罗拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/95120893.4/,转载请声明来源钻瓜专利网。
- 上一篇:交换机适配器、计算机和数据交换方法
- 下一篇:提高植物耐盐性的方法