[发明专利]全数字化锁相回路无效

专利信息
申请号: 96106620.2 申请日: 1996-06-14
公开(公告)号: CN1095248C 公开(公告)日: 2002-11-27
发明(设计)人: 王博民 申请(专利权)人: 财团法人工业技术研究院
主分类号: H03L7/181 分类号: H03L7/181
代理公司: 永新专利商标代理有限公司 代理人: 徐娴
地址: 中国*** 国省代码: 台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种全数字化锁相回路,包括a、一个数字控制振荡器;b、一个K—计数器用以提供第一控制信号给数字控制振荡器;c、一个相位一频率检测器,它接收并比较数字控制振荡器的输出信号与输入信号,根据比较的结果送出一个第二控制信号至K—计数器。数字控制振荡器由一个延迟线,一个地址产生器及多工器组成。延迟线包括触发器,每个触发器之间有一相位差。地址产生器接收由K—计数器产生的第一控制信号并根据此信号产生一个地址给多工器。其中,所述延迟线包括L阶移位暂存器以产生L个相位不同的局部时脉,其中L为一整数。
搜索关键词: 数字化 回路
【主权项】:
1、一种全数字化锁相回路,以局部时脉锁定输入信号的相位与频率,包括:(a)一数字控制振荡器,其可接收一局部信号并产生一输出信号;(b)一K—计数器,提供第一控制信号至所述数字控制振荡器;(c)一相位—频率检测器,用来接收并比较所述输出信号与输入信号,根据该输出信号与输入信号的相位差提供第二控制信号给所述K计数器;其特征在于:所述数字控制振荡器,包括一延迟线,地址产生器及多工器,该延迟线包括许多个位移暂存器及连接至位移暂存器的触发时脉来产生多相位不相同的时脉,所述地址产生器包括一输入信号,此信号是由—计数器送来的第一控制信号,同时根据第一控制信号,此地址产生器将一个输出信号并送到多工器当作地址,依据此地址由许多不同相位的时脉中选择一个时脉当作回路的输出信号;其中,所述延迟线包括L阶移位暂存器以产生L个相位不同的局部时脉,其中L为一整数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于财团法人工业技术研究院,未经财团法人工业技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/96106620.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top