[发明专利]在程序存储器容量增加时能抑制能耗的微型计算机无效

专利信息
申请号: 98101225.6 申请日: 1998-03-30
公开(公告)号: CN1118067C 公开(公告)日: 2003-08-13
发明(设计)人: 引地博;木本雅孝 申请(专利权)人: 日本电气株式会社
主分类号: G11C7/00 分类号: G11C7/00;G11C7/22
代理公司: 中原信达知识产权代理有限责任公司 代理人: 穆德骏
地址: 暂无信息 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种包括了一个程序存储器且能够以高速和低速模式之一操作的微型计算机,当CPU被分别提供高速和低速时钟信号时可分别进行高速和低速操作。程序存储器包括高速和低速操作存储器。存储器控制器产生一个高速操作停止信号。时钟供给电路CPU提供高速和低速时钟信号之一。CPU包括一个操作模式设置寄存器,用于设置高速和低速模式之一作为操作模式信号(M)。对应于操作模式信号,时钟供给电路向CPU提供高速和低速时钟信号之一。
搜索关键词: 程序 存储器 容量 增加 抑制 能耗 微型计算机
【主权项】:
1.一种微型计算机,包括一个用于存储程序的程序存储器,一个能够以高速和低速模式之一进行操作的中央处理单元(2或2A),当高速和低速时钟信号(CKH和CKL)分别提供给上述中央处理单元时,其分别进行高速和低速操作,和一个操作时钟供给电路(4),其用于当上述中央处理单元以上述高速和低速模式之一的模式进行操作时,相应于上述高速和低速模式之一的模式提供上述高速和上述低速时钟信号之一的时钟信号给上述中央处理单元;上述中央处理单元包括一个用来产生用在上述程序存储器的程序读取中的程序地址的一个程序计数器(21)和一个用于设置上述高速和上述低速模式中之一以产生一个表示上述高速和低速模式之一的操作模式信号(M)的操作模式设置寄存器(22),上述操作时钟供给电路被连接到上述操作模式设置寄存器,用于当上述操作模式信号代表了高速和低速模式之一时向上述中央处理单元提供上述高速和低速时钟信号之一的信号,其特征在于:上述程序存储器包括一个用于存储一个由上述程序地址的第一预定地址范围所读取并被传送到上述中央处理单元以使上述中央处理单元进行上述高速操作的高速模式程序的高速操作存储器(11)和一个用于存储由上述程序地址的第二预定地址范围所读取并被传送到上述中央处理单元以使上述中央处理单元进行上述低速操作的低速模式程序的低速操作存储器(12);上述微型计算机另外还包括存储器操作控制装置(3或23),其用于当上述中央处理单元进行上述低速操作时产生一个用于停止上述高速操作存储器的操作的高速操作停止信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/98101225.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top