[发明专利]一种半导体存储器件无效
申请号: | 98101732.0 | 申请日: | 1998-04-27 |
公开(公告)号: | CN1200546A | 公开(公告)日: | 1998-12-02 |
发明(设计)人: | 成竹功夫 | 申请(专利权)人: | 日本电气株式会社 |
主分类号: | G11C11/401 | 分类号: | G11C11/401 |
代理公司: | 中科专利代理有限责任公司 | 代理人: | 刘晓峰 |
地址: | 日本国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种半导体动态随机存取存储器件可以在一个长的短脉冲周期内把数据位从存储单元中读出或写入存储单元中,该数据位在读/写数据总线与数据自锁电路之间传输,在该数据自锁电路与主/子读出放大器之间传输,以及在该主/子读出放大器与子位线对之间传输。该半导体动态随机存取存储器件可以制成于相对较小的半导体芯片内。 | ||
搜索关键词: | 一种 半导体 存储 器件 | ||
【主权项】:
1、一种半导体存储器件,包括以下几个部分:多个用于存储数据位的可寻址存储单元(31);一个用于从所述的多个可寻址存储单元选择可存取的存储单元的寻址系统(WLo-WLm);一个连接到所述的多个可寻址存储单元,用于向选中的可存取存储单元输入/输出第一数据位的位线系统(SBL0-SBLB0至SBL3一SBLB3/MBL-MBLB);一个连接到所述的位线系统用于在所述位线系统中放大所述第一数据位的读出放大器系统(33/34);多个可反复地连接到所述读出放大器系统每次用于存储位数比所述第一数位少的第二数据的暂时数据存储电路(35);一个连接到所述多个暂时数据存储电路用于在所述多个暂时数据存储电路与一个数据口(40)之间串行地传输所述第一数据位的接口(37/RWB-RWBB/39),其特征在于该半导体器件进一步还包括如下几个部分;一个用于依次把所述多个暂时数据存储电路连接到所述接口的控制器(38),及一个内部定时信号发生器(41;51;60;80),用于向所述寻址系统和所述读出放大器系统提供所述第一数据位串行数据传输的启动定时信号、一个所述串行数据传输的结束信号以及启动定时信号和释放定时信号,该信号发生器中包括一个计数时钟脉冲(ICLK)用于产生输出信号(CK1-CK64;CLK1A/CLK1B;SCK1A-SCK8A/CK1-CK32/RCK1A-RCK4A/SCK1B-SCK8B/RCK1B-RCK4B)的计数器(43;55;63a~66;83-87)和一个从所述输出信号中产生定时信号(CLK1....;CLK1A/CLK1B....)用于提供所述启动定时信号和所述释放定时信号的解码器(44;56;70;88)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/98101732.0/,转载请声明来源钻瓜专利网。
- 上一篇:冰箱冷气供应系统
- 下一篇:含高纱细度纱线的中间衬料用纺织品