[发明专利]含有两个缓冲器的帧同步器无效

专利信息
申请号: 98102801.2 申请日: 1998-07-02
公开(公告)号: CN1206285A 公开(公告)日: 1999-01-27
发明(设计)人: 高桥秀彰;西谷和雄 申请(专利权)人: 日本电气株式会社
主分类号: H04N5/10 分类号: H04N5/10
代理公司: 中科专利代理有限责任公司 代理人: 刘晓峰
地址: 日本国*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 在一种帧同步器中,一串行/并行转换器(1)将输入串行数据信号(Din)转换为一并行数据信号(S1)。第一缓冲器接收第一并行数据信号产生第一并行数据信号,及第二缓冲器接收第一并行数据信号产生第二并行数据信号。选择器选择第一和第二并行数据信号中的一个以产生第三并行数据信号。串行/并行转换器将第三并行数据信号转换为输出串行数据信号。还包括一缓冲器控制电路及一选择器控制电路。
搜索关键词: 含有 两个 缓冲器 同步器
【主权项】:
1、一种帧同步器,其特征在于包含:一串行/并行转换器(1),用于接收输入串行数据信号(Din)及将所述输入串行数据信号转换为第一并行数据信号(S1);第一缓冲器(2-1),与所述串行/并行转换器相连,用于接收所述第一并行数据信号以产生一第一并行数据信号(S2);一第二缓冲器(2-2),与所述第一缓冲器相连,用于接收所述第一并行数据信号以产生一第二并行数据信号(S3);一选择器(3),与所述第一和第二缓冲器相连,用于选择所述第一和第二并行数据信号中的一个以产生第三并行数据信号(S4);一并行/串行转换器(4),其与所述选择器相连,用于接收所述第三并行数据信号并将所述第三并行数据信号转换为输出串行数据信号(Dout);一缓冲器控制电路(5),与所述第一和第二缓冲器相连,用于根据输入帧相位信号(FPin)在不同的相位时间操作第一和所述第二缓冲器;及一选择器控制电路(6),其与所述选择器相连,用于根据所述输入帧相位信号与输出帧相位信号(FPout)间的相位差操作所述选择器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/98102801.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top