[发明专利]在数据处理系统提供容错环境和体系结构的装置无效
申请号: | 98108487.7 | 申请日: | 1990-04-29 |
公开(公告)号: | CN1206147A | 公开(公告)日: | 1999-01-27 |
发明(设计)人: | 欧内斯特·戴散尔特·巴克;小约翰·蒙劳·蒂恩维蒂;龙尼·爱德华·格利茨;詹姆斯·莫里斯·乔伊斯;乔恩·玛利奥·洛夫莱道;肯恩特·卢瑟尔·桑德森;格斯塔沃·阿尔马道·苏阿茨 | 申请(专利权)人: | 国际商业机器公司 |
主分类号: | G06F11/00 | 分类号: | G06F11/00 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 马浩 |
地址: | 美国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 两个虚拟操作系统的功能被合并成一个实际系统,S/88处理器的一对伙伴运行S/88OS并处理系统的容错和而且把整个系统看作是单一系统映象。一对或多对S/370处理器的伙伴通过S/88OS总线直接与相应的S/88OS处理器耦合。各S/370处理器的S/88主存贮器的连续的存贮区中被分配有1—16兆字节。各S/370虚拟操作系统认为其存贮分配在地址O开始,它利用正常S/370的动态存贮分配和分页技术管理其存贮器。 | ||
搜索关键词: | 数据处理系统 提供 容错 环境 体系结构 装置 | ||
【主权项】:
1.一种类型的容错数据处理系统,其中多于两个的多个第一处理单元在程序控制下同时执行同样的操作,每个处理器单元与包含容错I/O设备和存贮器的硬件耦合,其中处理器状态被周期性地比较,以确定处理器单元中的错误的出现,并且其中只要其状态可被比较的两个单元没有差误,就继续容错操作,该系统的特征在于:多个附加处理单元,分别用于多个第一处理单元的每一个,这此附加处理单元的体系结构不同于所述多个第一单元的体系结构,所述附加单元在程序控制下相互同时执行同样的操作;周期性地比较多个附加单元的状态,以检测多个附加单元中的差错的装置;包含一个在所述多个第一单元上执行的应用程序的装置,用于将每个第一单元从其相应的硬件去耦合,以及将每个第一单元与相应的附加单元耦合;由所述多个第一单元在与其相应的硬件去耦合时,并由所述应用程序控制的装置,用于将I/O命令和数据直接从多个附加单元传送到相应的第一单元;由所述多个第一单元和该应用程序控制的装置,用于将所述命令和数据转换为所述多个第一单元可执行的命令和可用的数据,以允许多个第一容错处理单元作为多个附加处理单元的I/O控制器;以及与所述多个第一处理单元相关的装置,响应于所述周期性的比较,当在一个附加处理单元或其相应的第一单元中检测到差错时,将该附加处理单元和其相应的第一单元从服务中去除,并且只要所述多个第一和相应的附加处理单元的两个单元没有差错,就允许多个第一和相应的附加处理单元中的其他单元的容错操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国际商业机器公司,未经国际商业机器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/98108487.7/,转载请声明来源钻瓜专利网。
- 上一篇:金属板的连续热轧中使用的装置
- 下一篇:打印托架装置及打印装置