[发明专利]数字锁相环电路以及方法有效

专利信息
申请号: 98114874.3 申请日: 1998-05-21
公开(公告)号: CN1115779C 公开(公告)日: 2003-07-23
发明(设计)人: 李益镛 申请(专利权)人: 三星电子株式会社
主分类号: H03L7/00 分类号: H03L7/00
代理公司: 北京市柳沈律师事务所 代理人: 马莹
地址: 暂无信息 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种数字锁相环电路包括:捕获器,按照动作模式信号,根据从外部输入的基准时钟生成复位信号;鉴相器,由复位信号复位,将基准时钟的相位和与基准时钟信号同频的自分频时钟的相位比较,生成鉴相信号;频率合成器,通过根据鉴相信号改变系统时钟的分频比生成校正的时钟信号和作为最终输出的动作时钟信号;脉冲噪声抑制器,用于从由外部输入的基准时钟信号中抑制脉冲噪声分量,并将已抑制了噪声的基准时钟信号输出到捕获器和鉴相器;和分频器,其由复位信号进行复位,用于分频该系统时钟信号,并将含有第一时钟信号的多个分频的时钟信号提供给该鉴相器。
搜索关键词: 数字 锁相环 电路 以及 方法
【主权项】:
1.一种数字锁相环电路,包括:捕获器,按照用于与外部系统同步的动作模式信号,根据从外部输入的基准时钟信号生成复位信号;鉴相器,其由复位信号进行复位,用于将基准时钟信号的相位和与该基准时钟信号同频的自分频的第一时钟信号的相位进行比较,并生成鉴相信号;频率合成器,用于根据鉴相信号改变系统时钟信号的分频比来生成校正的时钟信号和锁定为最后输出的动作时钟信号;脉冲噪声抑制器,用于从由外部输入的基准时钟信号中抑制脉冲噪声分量,并将已抑制了噪声的基准时钟信号输出到捕获器和鉴相器;以及分频器,其由复位信号进行复位,用于分频该系统时钟信号,并将含有第一时钟信号的多个分频的时钟信号提供给该鉴相器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/98114874.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top