[发明专利]同步延迟电路装置无效
申请号: | 98120083.4 | 申请日: | 1998-10-06 |
公开(公告)号: | CN1164034C | 公开(公告)日: | 2004-08-25 |
发明(设计)人: | 南公一郎 | 申请(专利权)人: | 恩益禧电子股份有限公司 |
主分类号: | H03H9/38 | 分类号: | H03H9/38 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 穆德骏 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提供可以正确地动作以确保适度的延迟时间的同时,还可以用小的规模构成的同步延迟电路装置。解决方案是:本同步延迟电路装置除具备输入缓冲器3,时钟驱动器4,假延迟电路5和延迟电路串1、2之外,还具备由输出表示测定了外部时钟CLK1的频率的结果的频率测定信号的频率测定电路10,和采用根据频率测定信号控制延迟电路串1、2的脉冲或边沿的行进速度的办法控制规定的延迟时间的延迟时间控制电路11。 | ||
搜索关键词: | 同步 延迟 电路 装置 | ||
【主权项】:
1.一种同步延迟电路装置,该装置具备:输入外部时钟并作为第1延迟时间输出的输入缓冲器;把内部时钟作为第2延迟时间输出的时钟驱动器;具有本身为第1和第2延迟时间的总和的延迟时间的假延迟电路;由具有规定的延迟时间的规定个数的延迟电路构成的同时用假延迟电路的输出测定一定的期间的时间差的第1延迟电路串;由具有规定的延迟时间的规定个数的延迟电路构成的同时再现所测定的时间差并向时钟驱动器输出的第2延迟时间串,其特征在于还具备:装置状态测定装置,用于输出表示测定装置的状态后的结果的装置状态测定信号;延迟时间控制装置,用于根据上述装置状态测定信号,采用控制上述第1和第2延迟电路串的脉冲或边沿的行进速度的办法,控制上述规定的延迟时间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩益禧电子股份有限公司,未经恩益禧电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/98120083.4/,转载请声明来源钻瓜专利网。
- 上一篇:包含电容器的压电谐振单元
- 下一篇:采样速率变换器