[发明专利]微处理器,尤其用于芯片卡的微处理器有效

专利信息
申请号: 98812888.8 申请日: 1998-10-23
公开(公告)号: CN1165839C 公开(公告)日: 2004-09-08
发明(设计)人: E·布尤克斯;B·沙拉;S·科梅西尔;N·庞瑙德 申请(专利权)人: 内部技术公司
主分类号: G06F9/38 分类号: G06F9/38
代理公司: 中国专利代理(香港)有限公司 代理人: 王勇;王忠忠
地址: 法国圣*** 国省代码: 法国;FR
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种流水线型微处理器(MP),它包括:第一流水线级(ST1),其具有使记录在存储器(MEM)中的程序指令(CODEOP,ADRs,ADRd)读出及解码的装置(IPC,MMU,PC,B2,DEC1),与第一流水线级相邻接的第二流水线级(ST2),其包括在微处理器时钟信号(H1)互补半周期中彼此先后启动的两个扇区(ST21,ST22)。第一扇区(ST21)读取被保存在微处理器寄存器组(BANK1,BANK2)的两个寄存器(Rd,Rs)中的数据及根据在上一时钟周期上由第一流水线级(ST22)接收的指令(CODEOP,ADRs,ADRd)对所述数据执行运算。第二扇区(ST22)包括用于将运算结果记录到所述寄存器组(BANK1,BANK2)的一个寄存器中的装置(B4,DEC1)。它尤其用于芯片卡。
搜索关键词: 微处理器 尤其 用于 芯片
【主权项】:
1.流水线型微处理器,它包括一个读装置、对记录在存储器中的程序指令解码的装置、寄存器组、及计算和处理数据的装置,其特征在于:-所述读装置及解码装置被设置在第一流水线级,-所述计算及数据处理装置被设置在与第一流水线级相邻接的第二流水线级的第一扇区中,所述第一扇区在微处理器时钟信号的第一半时钟周期中被启动,-所述寄存器组用读模式设置在第二流水线级的第一扇区中,及-所述寄存器组用写模式设置在第二流水线级的第二扇区中,所述第二扇区在时钟的第二半时钟周期中被启动。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于内部技术公司,未经内部技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/98812888.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top