[发明专利]锁相环电路无效

专利信息
申请号: 99100010.2 申请日: 1999-01-05
公开(公告)号: CN1144369C 公开(公告)日: 2004-03-31
发明(设计)人: 川口学 申请(专利权)人: 恩益禧电子股份有限公司
主分类号: H03L7/00 分类号: H03L7/00
代理公司: 中科专利商标代理有限责任公司 代理人: 朱进桂
地址: 日本神*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种锁相环电路,第一比较电路比较压控振荡装置的输出和参考信号间频率差和相位差,第一充电激励器基于该比较结果充电和放电,第二比较电路比较压控振荡装置的振荡输出和参考信号间频率差和相位差,第二充电激励器按该比较结果充电和放电,第二比较电路和第二充电激励器的相位差-输出电压特性增益高于第一比较电路和第一充电激励器,在第二比较电路在相位差-输出电压特性中存在死区,把第一延迟电路插入到第一比较电路以消除死区。
搜索关键词: 锁相环 电路
【主权项】:
1.一种锁相环(PLL)电路,其中包括控制压控振荡装置的频率的 一反馈电路,反馈电路是按基于所述压控振荡装置振荡输出和参考信号 的一时间常数电路的方式进行控制的,其中所述锁相环电路包括: 用于比较所述压控振荡装置的振荡输出和所述的参考信号之间的频 率和相位差的第一比较电路(10); 在所述的第一比较电路的比较结果的基础上按所述的时间常数充电 和放电的第一充电激励器(30); 用于比较所述压控振荡装置的振荡输出和所述的参考信号之间的频 率和相位差的第二比较电路(20);以及 在所述的第二比较电路的比较结果的基础上以所述的时间常数充电 和放电的第二充电激励器(40); 所述的第二比较电路具有用于调节死区宽度的第二延迟电路(21a、 21b、22a和22b); 其中通过使所述的第二延迟电路(21a、21b、22a和22b)的延迟时 间加大,由所述的第二延迟电路(21a、21b、22a和22b)加宽所述第二 比较电路的所述死区的宽度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩益禧电子股份有限公司,未经恩益禧电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/99100010.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top