[发明专利]用于高速存储器读操作的总线中点保持电路无效
申请号: | 99103106.7 | 申请日: | 1999-03-23 |
公开(公告)号: | CN1135564C | 公开(公告)日: | 2004-01-21 |
发明(设计)人: | 高桥弘行 | 申请(专利权)人: | 恩益禧日子股份有限公司 |
主分类号: | G11C11/40 | 分类号: | G11C11/40 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 穆德骏;余朦 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在存储器系统中,读出放大器接至存储单元阵列,在周期性的时间间隔内,根据从存储单元读取的数据驱动若干读总线。若干中点保持电路分别与读总线相联。各中点保持电路包括串接在高低电压两端之间的上拉驱动器和下拉驱动器,驱动器之间的电路节点接至关联总线,驱动器的阈值电压大致相等。控制电路响应中点控制脉冲,根据总线电压使一个驱动器导通,以便在读取放大器没有驱动总线的周期内,当总线电压趋于高低电压间的中点电平时,使导通的驱动器自动关断。 | ||
搜索关键词: | 用于 高速 存储器 操作 总线 中点 保持 电路 | ||
【主权项】:
1.一种接至存储器相关读取总线的中点保持电路,其特征在于包括:串接在高、低电压两端之间的上拉驱动器(31;51;71;81)和下拉驱动器(32;52;72;82),所述驱动器之间的电路节点接至总线(14),所述驱动器的阈值电压相等;并且控制电路(33-39;53-59;73-77;83)响应中点控制脉冲,使所述的一个驱动器根据随后在所述总线上产生的电压导通,以便当所述总线电压趋于所述高、低电压之间的中点电压值时,使所述的一个驱动器自动关断。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩益禧日子股份有限公司,未经恩益禧日子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/99103106.7/,转载请声明来源钻瓜专利网。