[发明专利]控制芯片组之间总线的判优方法有效

专利信息
申请号: 99125635.2 申请日: 1999-12-28
公开(公告)号: CN1123833C 公开(公告)日: 2003-10-08
发明(设计)人: 赖瑾;蔡兆爵;彭盛昌;蔡奇哲 申请(专利权)人: 威盛电子股份有限公司
主分类号: G06F13/16 分类号: G06F13/16
代理公司: 北京市柳沈律师事务所 代理人: 黄敏
地址: 台湾省台北*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 控制芯片组与其间的数据事务方法,控制芯片组中各控制芯片内部队列的数据缓冲器具有固定大小与数量,且芯片间发出读写确认命令的顺序全依照发出读写命令的顺序回应,使控制芯片完全可掌握另一控制芯片内部队列中缓冲器的使用情形。控制芯片组间的总线的判优方法,设定某一控制芯片平常掌握芯片间总线的控制权,另一控制芯片享有较高的总线优先权,搭配无等待周期的芯片间总线规格。使控制芯片组数据事务效能提高,简化控制芯片组内信号线的种类与数量。
搜索关键词: 控制 芯片组 之间 总线 方法
【主权项】:
1.一种控制芯片组之间总线的判优方法,该控制芯片组包括一第一控制芯片及一第二控制芯片,该第一与该第二控制芯片通过一芯片间总线互相传送数据,该芯片间总线包括一共用双向总线,该判优方法包括下列步骤:当该第二控制芯片需使用该芯片间总线时,该第二控制芯片发出一总线要求信号;当该第一控制芯片检测到该总线要求信号时,如该第一控制芯片没有使用该共用双向总线,则该第一控制芯片不驱动该共用双向总线,如该第一控制芯片正使用该共用双向总线,则在完成目前的总线命令后,立即不驱动该共用双向总线;当该第二控制芯片未检测到该第一控制芯片使用该芯片间总线时,该第二控制芯片等待一预定周期后,驱动该芯片间总线;以及当该第二控制芯片检测到该第一控制芯片使用该芯片间总线时,该第二控制芯片依据该第一控制芯片正执行的总线命令与其所需的时钟脉冲数,在该第一控制芯片完成正执行的总线命令,并等待一转变周期后,驱动该芯片间总线。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/99125635.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top