[实用新型]双通道同步高速数据采集计算机接口板无效

专利信息
申请号: 00205241.5 申请日: 2000-03-08
公开(公告)号: CN2410680Y 公开(公告)日: 2000-12-13
发明(设计)人: 李国征;李凤云 申请(专利权)人: 中国科学院化工冶金研究所
主分类号: G06F3/00 分类号: G06F3/00
代理公司: 上海华东专利事务所 代理人: 李柏
地址: 100080 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 双通道 同步 高速 数据 采集 计算机 接口
【说明书】:

实用新型属于计算机应用技术领域,特别涉及双通道同步高速数据采集计算机接口板。

双通道模拟信号的同步高速数据采集,在科研及工业测量方面有着广泛的应用。目前用于计算机接口的高速数据采集接口板,有多种多通道的产品,但在采样频率达到1MHz的条件下,一般不具备多通道功能,当需要对频率较高的且有相互关系的信号进行多通道同步数据采集时无能为力。虽有专用的高速数据采集设备可以满足上述要求,但若作为新开发仪器的部件,由于成本及其他方面的原因,显然是不适用的。

本实用新型的目的在于提供一种在对电信号测量时有较高采样速率,且经济可靠的双通道同步高速数据采集计算机接口板。

本实用新型由A/D转换部分和A/D转换控制部分组成。如图1所示。原理方框图1中的电平转换、A/D转换、参考电压三部分组成本实用新型的A/D转换部分;原理方框图1中的其余部分组成A/D转换的控制部分。

本实用新型的A/D转换部分由相同的两部分电路组成,该两部分电路构成互相独立的两路A/D转换通道。

每A/D转换通道电路包括:

1.一个输入信号电平转换电路;该电平转换电路由双运算放大器及+5V参考电压及电阻和电位器组成;输入的0-5V信号电压连接到该运算放大器中的一个单元电路构成的电压跟随器1的输入端;电压跟随器1的输出连接到由电阻及电位器组成的分压电路的一端,+5V参考电压连接到该分压电路的另一端;当输入的信号电压为0-5V时,该分压电路的输出电压可由电位器调整为3-5V。该分压电路的输出连接到由该运算放大器中的另一个单元电路构成的电压跟随器2的输入端;电压跟随器2的输出端接到A/D转换集成电路的模拟信号输入端。

2.一个两通道电路共用的由稳压集成电路及运算放大器构成的参考电压电路;该电路产生信号电平转换电路及A/D转换集成电路MB40578所需的+5V参考电压,同时产生MB40578所需的+3V参考电压;+3V参考电压由电位器对+5V参考电压分压得到,电位器的中心头连接到一个运算放大器构成的电压跟随器3的输入端;电压跟随器3输出端连接到两个视频A/D转换集成电路MB40578的+3V参考电压输入端。

3.一个8位视频A/D转换集成电路MB40578完成该部分电路的A/D转换功能;一个由A/D转换控制部分产生的时钟脉冲连接到A/D转换集成电路的时钟输入端,驱动A/D转换与下述的数据存储器地址的递增同步进行。通过下述A/D转换控制部分中数据传输电路,把MB40578输出的8位二进制数据写入数据存储器。

本实用新型的A/D转换控制部分包括一个控制A/D转换的逻辑电路,一个时钟发生电路,以及每通道独立的数据存储器及数据传输电路。

1.控制A/D转换的逻辑电路包括1个8位控制码锁存器SC1,4个与非门YF1-YF4、1个与门Y1、1个非门F1、1个由15位或更多位二进制计数器组成的数据地址产生电路。SC1中的8位控制码在计算机地址端口译码电路的输出指令控制下从计算机数据端口写入;用于改变A/D转换的频率,控制A/D转换的启动/停止,及控制A/D转换以单次或连续滚动方式进行。8位控制码的低4位C1-C4连接到下述的时钟发生电路的频率控制端,用于控制A/D转换频率;SC1的第5位C5连接到下述数据存储器及数据传输门的允许写入控制端,同时连接到F1的输入端F1-12及YF1的输入端YF1-1,用于控制A/D转换的启动/停止:SC1的第6位C6连接到YF3的输入端YF3-9,用于控制数据采集方式;SC1的第7位C7连按到数据地址产生电路的复零端,高电平时使数据地址复零,低电平可用于启动单次数据采集;地址产生电路的输出端连接到数据存储器的地址端口。

当C5、C6、C7为低电平时,A/D转换以连续滚动方式进行。C5、C6通过F1、YF1、YF3将YF4、YF2、Y1打开,时钟脉冲经过YF2、YF4、Y1进入数据地址产生电路形成数据地址;同时,C7使数据地址产生电路为允许计数状态,C5使数据存储器及数据传输门为允许写入状态,A/D转换由连接到A/D转换集成电路MB40578的时钟脉冲驱动下同步进行;A/D转换的数据通过数据传输门写入数据存储器。数据地址计数器溢出后将自动从零开始再次计数,新数据也将从零地址开始继续写入数据存储器,直至C5成为高电平。

当C5、C7为低电平,C6为高电平时,A/D转换以单次方式进行。数据地址计数器的溢出位通过YF3将Y1打开;时钟脉冲经过YF2、YF4、Y1进入数据存储器地址产生电路形成数据地址。A/D转换到数据存储器写满后,数据地址计数器溢出,溢出位为高电平,通过YF3将Y1关闭,计数器停止计数。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院化工冶金研究所,未经中国科学院化工冶金研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/00205241.5/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top