[实用新型]高分辨率字符显示叠加器无效
申请号: | 00266474.7 | 申请日: | 2000-12-27 |
公开(公告)号: | CN2473715Y | 公开(公告)日: | 2002-01-23 |
发明(设计)人: | 刘艳滢;王延杰 | 申请(专利权)人: | 中国科学院长春光学精密机械与物理研究所 |
主分类号: | G09G5/12 | 分类号: | G09G5/12;G09G3/20 |
代理公司: | 长春科宇专利代理有限责任公司 | 代理人: | 宋天平 |
地址: | 130022 *** | 国省代码: | 吉林;22 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高分辨率 字符 显示 叠加 | ||
本实用新型属于图像处理及显示技术领域。
在监控、测量和标校电视的图像字符叠加技术中,以往的字符叠加系统视频信号经A/D变换之后用计算机来采集,再与总体的信息叠加后在显示器上显示。要记录的信息经过转换盒转换成视频信号存放在录像带中。无论A/D转换的分辨率多高,总要有图像信息的损失。而采用字符叠加系统通常是为了记录实况便于事后分析。但是在计算机显示器上的信息经转换盒转换为视频信号必然又加大了视频信息的损失。
本实用新型的目的是提供一种可以把视频信号与字符直接叠加,能实时而真实的反映视频信号及系统信息的高分辨字符显示叠加器。
本实用新型的目的是这样实现的:
这种高分辨字符显示叠加器,由数字信号处理器1、视频同步分离器2、叠加器3、晶振器4、锁相器5、状态信息输入串口6和标准B码输入串口7组成,其特征在于数字信号处理器的(19)、(20)和(96)脚分别与视频同步分离器2的(1)、(3)和(7)脚相连,视频同步分离器2的(1)脚分别与叠加器3的输入端和锁相器5的输入端相连,(2)脚接收外记设像机的视频信号,数字信号处理器1的(12)、(18)、(87)、(90)和(95)脚分别与晶振器4的输出端,串口7的输入端,锁相器5的输出端,叠加器3的同相输入端和串口6的输出端相连,叠加器3的输出接显示器,晶振器4的输出端与锁相器5的输入端相连。
在采用本设计字符显示叠加器处理图像的字符叠加时,首先把摄像机来的视频信号,经LM1881视频同步分离器2做同步分离,DSP的晶振4与分离出的同步信号SYNC经锁相5后再送到DSP,做DSP同步送出字符的时钟。DSP接收LM1881分离出的复合同步,奇偶场信号做显示的基准信号。DSP通过串口6(RS232)直接读取总体的跟踪测量方式及状态信息,DSP通过查询方式接收标准的B码,最后再通过DSP的同步串口(RS422)7送出总体的各种信息,该信息与复合同步,原始视频信号叠加(LM318)3之后,送监视器显示。
附图1为本实用新型高分辨字符显示叠加器电路结构与联结示意图,也是摘要附图
图中:
1、数字信息处理器(DSP)
2、视频同步分离器(VSS)
3、叠加器(LM318)
4、晶振器
5、锁相器
6、状态信息输入串口(RS232)
7、标准B码输入串口(RS422)
对于电路结构和连接而言,DSP1采用TMS320C206以上器件,其各脚标识为:
(12)脚CIKIN脚
(18)脚INT1脚
(19)脚INT2脚
(20)脚INT3脚
(87)脚CIKX脚
(90)脚DX脚
(95)脚RX脚
(96)脚I/O脚
视频同步分离器采用LM1881,其各脚标识:
(1)脚Composife sync.output脚
(3)脚Vertical sync.output脚
(7)脚ODD/EVEN output脚
本实用新型高分辨率字符显示叠加器电路简单,操作简便,不失真,造价低,可广泛应用于监控电视,测量电视与标校电视的信息叠加。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院长春光学精密机械与物理研究所,未经中国科学院长春光学精密机械与物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/00266474.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种高导热压铸铝合金及其制备方法
- 下一篇:一种铸造铝合金及铸造工艺