[实用新型]数字电视综合解码器TS流SPI接口无效
申请号: | 01206734.2 | 申请日: | 2001-07-05 |
公开(公告)号: | CN2487171Y | 公开(公告)日: | 2002-04-17 |
发明(设计)人: | 姜久富;余铭;李丽;齐乐仪;李兆宏;卢强;邓方竹;吴向群;肖广玲 | 申请(专利权)人: | 成都前锋数字视听设备有限责任公司 |
主分类号: | H04N5/00 | 分类号: | H04N5/00;H04N5/44;H04N5/455 |
代理公司: | 成都立信专利事务所有限公司 | 代理人: | 游兰 |
地址: | 610051 *** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字电视 综合 解码器 ts spi 接口 | ||
技术领域
本实用型涉及一种专用接口,特别是涉及一种数字电视综合解码器TS流SPI接口。
背景技术
目前,数字电视接收装置无标准的SPI接口(同步并行接口)TS流(传输流)输出,由于主芯片解复用、解码功能及嵌入式操作系统处理能力的局限,对TS流中的多节目同时只能实现一个数字节日的解复用、解码,个人用户一次也只能接收、观看一个数字电视节目,而集体用户的小前端系统用户则需要对这单一的节目模拟音视频信号,再进行模拟邻频调制后送到个人用户,实现转播,或者对这单一的节目模拟音视频信号,再进行MPEG2编码后,送入复用器、调制器实现数字电视转播。
实用新型内容
本实用新型的目的在于提供一种将各种数字高频头输出的8比特非标准流数据、控制信息转换到满足DVB标准的TS的SPI格式的数字电视综合解码器TS流SPI接口。
本实用新型数字电视综合解码器TS流SPI接口其电路包括TS码流转换器电路,LVDS适配、驱动器电路及SPI码流输出口电路,来自数字高频头的非标准TS流信号输入TS码流转换器电路,TS码流转换器电路输出接LVDA适配、驱动器电路输入,LVDS适配、驱动器电路输出接SPI码流输出口电路输入。其中,TS码流转换器电路由TS码流转换器J2和电源转换器J3构成;LVDS适配、驱动器电路由LVDS差分线性驱动器U1、U2、U3构成;SPI码流输出口电路由电阻R0~R10、SPI码流输出口J1构成;滤波电路由电容C1~C3构成。
本实用新型数字电视综合解码器TS流SPI接口的工作原理是,来自数字高频头的码流信息S00-S07、BULK、DVALID、P-START,通过J2输入到U1、U2、U3,U1、U2、U3将信号转换成LVDS电平,由J1进行SPI码流的输出,即输出标准的TS流SPI接口信息。
本实用新型数字电视综合解码器TS流SPI接口的优点在于一体化设计、紧凑、布局合理、功耗低、实用性强,带来几乎无损的转换,方便与各种数字电视接收、检测设备的直接连接,带有该接口的电视接收装置可对TS流中多节目进行监视、转发、编辑及分析,也可用于数字电视前端系统的集成。
附图说明
图1:本实用新型电路方框图
图2:本实用新型电路连接图
具体实施方式
本实用新型数字电视综合解码器TS流SPI接口其电路包括TS码流转换器电路,LVDS适配、驱动器电路及SPI码流输出口电路,来自数字高频头的非标准TS流信号输入TS码流转换器电路,TS码流转换器电路输出接LVDA适配、驱动器电路输入,LVDS适配、驱动器电路输出接SPI码流输出口电路输入。其中,TS码流转换器电路由TS码流转换器J3(CON16)和电源转换器J3(CON2)构成;LVDS适配、驱动器电路由LVDS差分线性驱动器U1(90C031)、U2(90C031)、U3(90C031)构成;SPI码流输出口电路由电阻R0~R10、SPI码流输出口J1(D325)构成;滤波电路由电容C1~C3构成。其连接关系是,U1的输入脚1、7、9接J2的时钟脚1、数据位输出脚3、5,接地脚4、8、12接数字地,电源输入脚16接+5V电源,U1的输出脚2、3分别接R2两端和J1的数据位6A、6B脚4、17,U1的输出脚5、6脚接R1两端,和J1的数据位7A、7B脚3、16,U1的输出脚10、11接R0两端和J1的时钟脚1、14;U2的输入脚1、7、9、15接J2的数据位输出脚13、11、9、7,接地脚4、8、12接数字地,电源输入脚16接+5V电源,U2的输出脚2、3接R6两端和J1的数据位2A、2B脚8、21,U2的输出脚6、5接R5两端和J1的数据位3A=3B脚7、20,U2输出脚10、11接R4两端和J1的数据位4A、4B脚6、19,U2的输出脚14、13接R3两端和J1的数据位5A、5B脚5、18;U3的输入脚1、7、、9、15接J3的数据有效位脚2、同步脚4、数据脚12、14,接地脚4、8、12接数字地,电源输入脚16接+5V电源,U3的输出脚2、3接R10两端和J1的同步脚12、15,U3的输出脚6、5接R9两端和J1的数据在效脚11、12,U3的输出脚10、11接R8两端和J1的数据位OA、0B脚10、23,U3的输出脚14、13接R7两端和J1的数据位1A、1B脚9、22,J2的电源脚10接+5V电源,J2的接地脚6、8接数字地;J1的接地脚2、15、13接数字地;J3的电源脚接C1、C2、C3的一端,J3的接地脚2接C1、C2、C3的另一端和数字地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都前锋数字视听设备有限责任公司,未经成都前锋数字视听设备有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/01206734.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:液晶电视机模/数转换的自动跟踪嵌位电路
- 下一篇:多功能组合床