[实用新型]日历时钟无效
申请号: | 01213832.0 | 申请日: | 2001-01-04 |
公开(公告)号: | CN2457636Y | 公开(公告)日: | 2001-10-31 |
发明(设计)人: | 朱胜才 | 申请(专利权)人: | 朱胜才 |
主分类号: | G04G9/00 | 分类号: | G04G9/00;G04G9/04;G04G13/00 |
代理公司: | 四川省达县地区专利事务所 | 代理人: | 余显忠,陈学平 |
地址: | 635000 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 日历 时钟 | ||
本实用新型涉及一种日历时钟。
目前,尚无专门的日历时钟,现有的XI-9636液晶时钟、HXCD-9988电子钟在光线差的环境中无法看见时间数字,还要另挂日历或台历,且日历一般只限一年。
本实用新型的目的在于:设计一种集日历、时间和星期显示于一体的日历时钟。
本实用新型是这样来实现其目的的:该日历时钟包括有外壳,装于外壳内的支承、固定、联接电路元器件的电路板,外壳上设计有观察日历、时间和星期数字的透明面板,并设有调试按键键孔,调试振荡电路产生的信号进入与其联接的驻存有日历、时间和星期控制驱动程序的控制驱动器U1,经过处理后,信号进入接于控制驱动器U1和数码管显示器之间的存储记忆驱动器U2和U3中,与接于控制驱动器U1和数码管显示器之间的电压放大电路一起驱动数码管LED显示日历、时间和星期的数字,调试振荡电路、控制驱动器U1、存储记忆驱动器U2和U3与电源电路输出端联接。
本实用新型亦可这样来实现其目的:控制驱动器U1为一块89C51型的集成块,在其12、13脚上接有秒显示电路,在其17脚上接有报时电路,39脚通过稳压管Z1与电源电路的输出端联接。
本实用新型的调试振荡电路由三只调试按键K1、K2、K3和晶体振荡器GZ、四只电阻和三只电容联接而成,调试按键K1、K2、K3的一端与控制驱动器U1的38、37、36脚联接,并分别通过一只电阻与电源电路的输出端联接,晶体振荡器GZ两端分别接于控制驱动器U1的19、18脚上,其电解电容E4两端分别与控制驱动器U1的9、30脚联接。
本实用新型的存储记忆驱动器U2和U3是由二块完全相同的74HC164集成块串接而成,其两者的8脚串接,U2的13脚与U3的1、2脚串接,U2的1、2、8脚与控制驱动器U1的11、10脚相联接,传输日历、时间和星期数据,U2的3至6脚和10至12脚,U3的3至6脚和10至13脚与由17只共阳高亮度数码管LED组成的数码管显示器联接,存储记忆驱动器U2和U3的9脚与电源电路的输出端联接,显示年前两位数字的数码管LED接有电阻。
本实用新型的电压放大电路由P1至P15的15只三极管和电阻联接而成,其每只管的基极通过一电阻与控制驱动器U1的1至7脚和21至28脚联接,集电极与数码管显示器联接,显示年、公历日、农历日末位数字的电压放大电路的三极管P2、P6、P15的发射极接一电阻。
本实用新型的秒显示电路由二只正极联接在一起的发光二极管L1、L2和电阻联接而成,发光二极管的负极通过一电阻与控制驱动器U1联接的。
本实用新型报时电路由放大用三极管N1和蜂鸣器F1及电阻联接而成,蜂鸣器F1接于三极管N1的集电极上,三极管N1基极通过一电阻与控制驱动器U1联接。
本实用新型的电源电路设计有交流、蓄电池直流和干电池三种供电电路,交流市电经晶体二极管构成的桥式整流器QI整流后输出的脉动电流经与其输出端联接的电容滤波电路滤波后,送入与其联接的稳压器V1,然后经接于其输出端上的输出切换充电电路输出,蓄电池直流通过切换二极管D1与整流器QI输出端和稳压器V1输入端联接,输出切换充电电路由四只二极管D2、D3、D4、D5和电阻、三只电容、干电池B2联接而成,二极管D5正极与干电池B2的正极相联,其余三只二极管的正极与稳压器V1输出端联接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于朱胜才,未经朱胜才许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/01213832.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:定时器的时程设定结构
- 下一篇:一种新型固定式高压开关柜