[实用新型]一种消毒柜无效

专利信息
申请号: 01216241.8 申请日: 2001-02-09
公开(公告)号: CN2461548Y 公开(公告)日: 2001-11-28
发明(设计)人: 杜全立;李平;朱涛;李莉 申请(专利权)人: 杜全立
主分类号: A61L2/04 分类号: A61L2/04;A61L2/00
代理公司: 暂无信息 代理人: 暂无信息
地址: 250001*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 消毒柜
【说明书】:

实用新型涉及一种消毒装置,尤其涉及一种采用干热法消毒的消毒柜。

在医学、科研和日常生活中,常常需要对一些设备、器械进行消毒。而现有的使用卤钨灯进行灭菌的装置,其灯管在灭菌箱内是水平横向布置的,由于灯管的构造原因造成加热过程中灯管中部附近区域的温度高于两端区域的温度,从而使得灭菌箱内的温度不均匀,影响了灭菌效果。同时,其控制电路多采用继电器对加热过程进行控制,灵敏度低,自动化程度不高,操作不便。

本实用新型的目的就是为了克服上述的不足,提供一种具有加热迅速均匀,灭菌效果好,自动化程度高等优点的消毒柜。

为实现上述目的,本实用新型采用了如下的技术方案:一种干热法消毒柜,它包括外壳,保温隔层,门,灯管,搁物架,控制电路,其特征在于:在保温隔层内套装有加热胆,在加热胆底部有加热胆支架,在加热胆的顶部和/或底部有沿箱体纵向和横向布置若干卤钨灯,底部卤钨灯的上方、搁物架的下方有一红外保护网。在箱体顶部沿箱体纵向平行分布三组卤钨灯,每组两根灯管;在箱体底部两侧沿纵向各分布一组灯管,每组两根;在中部沿纵向还有两根灯管,在箱体前后两端各有一根沿箱体横向分布的灯管。箱体顶部的各组灯管为串联,组成三路接顶层控制电路;底部两侧的各组灯管为串联,中部沿纵向分布的灯管串联,箱体前后两端的灯管也串联,它们均与底层控制电路相连。所述保温隔层为保温罩以及保温罩内套装的岩棉保温层,加热胆套装在岩棉保温层内。

所述控制电路为220v电源分别与用户操作电路的开关和强电源控制电路相连;强电源控制电路依次与灯管控制电路和散热控制电路串联,为其供电;开关与主控电路的电源转换电路相连;在主控电路中电源转换电路分别为LED驱动、键盘接口电路,MSC51单片机CPU,CPU监控器、存储器,温度采样、放大、处理、转换电路供电;MSC51单片机CPU与CPU监控器、存储器为双向通信,同时与温度采样、放大、处理、转换电路和LED驱动、键盘电路也是双向通信的,而且单片机还控制散热控制电路、灯管控制电路和强电源控制电路,其中散热控制电路与鼓风机相连,灯管控制电路与加热灯管相连;温度传感器给温度采样、放大、处理、转换电路提供采样信息;LED驱动、键盘接口电路与用户操作电路为双向通信。主控电路中CPU的管脚1-4分别与存储器U2的管脚1,6,2,5管脚相连,存储器U2的管脚4接地,管脚3接-5V电压,管脚8接+5V电压,管脚7与CPU的管脚9相连,同时还通过电阻R21与管脚8相连后接+5V电压;CPU的管脚5和6并联后与电阻R11和R12相连,电阻R11的另一端与接线器JZ1的2端相连,电阻R12的另一端与JZ1的4端相连,CPU的管脚7和8分别与电阻R13、R14相连,两电阻的另一端分别与JZ1的6、8脚相连,JZ1的1、3、5、7端接+5V电压;CPU的12管脚与电源转换电路的光电耦合器U12的5、7管脚相连,13管脚与A/D转换器的的26管脚相连,18和19管脚与电容组成的时钟电路相连,20管脚接地,31、40管脚与+5V电源相连后与排阻R100的1端连接;CPU的39-32管脚与总线连接,排阻R100的2-9端也与该总线相连,该总线还依次与锁存器U4、U6的2-9管脚相连,锁存器U10的18、16、14、12、9、7、5、3管脚相连,最后与接线器J3的13-6端相连;CPU的28管脚与锁存器U4的11管脚相连,27管脚与U6的11管脚相连,26端与U10的两并联管脚1、19相连;锁存器U4和U6的1和10管脚分别接地,20管脚分别接-5V电压,U4的12-19管脚依次与反向驱动器U5的8-1管脚相连,U5的11-18管脚与接线器J3的25-32端依次连接,U5的管脚9接地,管脚10接+5V电压,锁存器U6的19-12管脚分别与电阻R61-R68连接后与J3的24-17端连接,J3的16-14端与CPU的21、22、24管脚相连,3端接+5V电压,1端接地,J3还与显示电路J1相连;接线器J1与传感器相连,其1端与电阻R72相连,R72另一端与电阻R71一端、CPU的时钟电路和管脚20、电源U7的2脚相连后接地,电阻R71的另一端与电位器W2连接,电位器W2的的另一端与接线器J1的2端连接后接地,J1的1脚还与电阻R91连接,该电阻另一端与运算放大器U9的管脚2相连,该端还与电阻R94连接,R94的另一端经电阻R32与A/D转换器的管脚10连接,电位器W2的可调端连接电阻R92,R92另一端经电阻R93接地,同时还与U9的3端相连,U9的1、5管脚间接电位器W1,W1的可调端接-5V电压,U9的4、7管脚分别接+5和-5V电压,管脚6接在电阻R94和R32间;A/D转换器的7、8管脚间接电容C31,3、9管脚并联后经电阻R33接地,管脚22与分频器U8的管脚6连接,U8的管脚10与CPU的管脚30连接,管脚16接-5V电压,管脚8、11并联后接地,A/D转换器U3的4、5端分别与电容C33、C32串联后并联,并经电阻R31接A/D转换器U3的管脚6,U3的管脚24接地,管脚1接+5V电压,管脚11、25接-5V电压,管脚20-17接锁存器U10的管脚2-8,管脚13-16接U10的管脚11-17,管脚21接CPU的管脚21,U10的管脚10接地,管脚20接-5V。电源转换电路为电源经变压器降压后接接线器J2,J2有三个端子,J2的3端与电阻R7连接,R7的另一端接光电耦合器U12的1、4端,J2的管脚2接U12的2、3端,U12的6、8端并联接+5V电压,5、7端经电阻R7接地,同时还与CPU的12端连接,这一部分组成过零检测电路;J2的2端还与地连接,1、3端与二极管D1-D4构成的整流电路相连,该整流电路的一个输出端与电源U15的1端相连,该端与地间并联有电容器C01与C02,U15的2端接地,3端与地间并联有电容C05、C07,同时3端还有U13的1端相连,U13的2端接地,3端与地间并联有电容C09与C011,同时3端为整个电路提供+5V电压;整流电路的另一端接电源U16的2端,该端与地间并联有电容C03、C04,U16的1端接地,3端与地间并联有电容C06、C08,同时该端与电源U14的2端相连,U14的1端接地,3端与地间并联有电容C010、C012,同时该端为整个电路提供-5V电压。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杜全立,未经杜全立许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/01216241.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top