[实用新型]一种直接存储器访问控制器无效
申请号: | 01256383.8 | 申请日: | 2001-10-18 |
公开(公告)号: | CN2507066Y | 公开(公告)日: | 2002-08-21 |
发明(设计)人: | 王良清 | 申请(专利权)人: | 深圳市中兴集成电路设计有限责任公司 |
主分类号: | G06F13/14 | 分类号: | G06F13/14 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518058 广东省深圳*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 直接 存储器 访问 控制器 | ||
1.一种直接存储器访问控制器,其特征在于:所述直接存储器访问控制器包括总线BUSA、总线BUSB、定时器、译码逻辑、状态寄存器、控制寄存器、命令寄存器组、描述符寄存器组、现场寄存器组、状态机、数据缓冲队列FIFO;
所述总线BUSA分别与定时器、状态寄存器、控制寄存器、命令寄存器组、描述符寄存器组双向连接,并与译码逻辑输入端、现场寄存器组输出端相连接;总线BUSB分别与数据缓冲队列FIFO、状态机双向连接,并与描述符寄存器组输入端、现场寄存器组输入端相连接;定时器输出端与状态寄存器输入端、状态机输入端相连接,定时器输入端与译码逻辑输出端、控制寄存器输出端相连接;译码逻辑输出端与状态寄存器输入端、控制寄存器输入端、命令寄存器组输入端、描述符寄存器组输入端、现场寄存器组输入端相连接;状态寄存器输入端与状态机输出端相连接,状态寄存器输出端与状态机输入端相连接;控制寄存器输出端与状态机输入端相连接;命令寄存器组输出端与现场寄存器组输入端、状态机输入端相连接;描述符寄存器组输入端与状态机输出端相连接,描述符寄存器组输出端与状态机输入端相连接;现场寄存器组输入端与状态机输出端相连接,现场寄存器组输出端与状态机输入端相连接。
2.如权利要求1所述的直接存储器访问控制器,其特征在于:所述状态机的输入信号还包括外部请求输入信号、总线BUSB的仲裁信号,输出信号还包括总线BUSB的申请信号。
3.如权利要求1所述的直接存储器访问控制器,其特征在于:所述定时器包括初值寄存器、计数寄存器、递增加法器、控制信号产生部件;所述初值寄存器与总线BUSA双向连接,且初值寄存器输出端与计数寄存器输入端、控制信号产生部件输入端相连接;计数寄存器输出端与控制信号产生部件输入端、递增加法器输入端相连接,计数寄存器输入端与控制信号产生部件输出端相连接;递增加法器输出端与计数寄存器输入端相连接。
4.如权利要求1所述的直接存储器访问控制器,其特征在于:所述命令寄存器组包括目的地址寄存器、源地址寄存器、字节计数寄存器。
5.如权利要求1所述的直接存储器访问控制器,其特征在于:所述描述符寄存器组包括当前描述寄存器、下一个描述符寄存器。
6.如权利要求1所述的直接存储器访问控制器,其特征在于:所述现场寄存器组包括当前目的地址寄存器、当前源地址寄存器、当前字节计数寄存器。
7.如权利要求1所述的直接存储器访问控制器,其特征在于:所述控制寄存器中定义了定时中断使能位、定时请求使能位、定时读取描述符使能位。
8.如权利要求7所述的直接存储器访问控制器,其特征在于:当所述中断使能位有效,或定时请求使能位,或定时读取描述符使能位有效且来自状态机的当前命令完成信号无效时,定时器允许工作;否则计数寄存器被清零,定时器不允许工作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴集成电路设计有限责任公司,未经深圳市中兴集成电路设计有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/01256383.8/1.html,转载请声明来源钻瓜专利网。