[其他]用于算术运算和显示的集成电路在审
申请号: | 101985000006930 | 申请日: | 1985-09-14 |
公开(公告)号: | CN85106930B | 公开(公告)日: | 1988-10-19 |
发明(设计)人: | 牛木浩;岩崎哲昭 | 申请(专利权)人: | 株式会社东芝;托斯巴克计算机系统有限公司 |
主分类号: | 分类号: | ||
代理公司: | 中国国际贸易促进委员会专利代理部 | 代理人: | 王栋令 |
地址: | 日本神奈*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 算术 运算 显示 集成电路 | ||
1、一个为减少功率消耗的显示控制电路包括:
一个算术运算电路,用于进行指定的算术运算;
一个液晶显示器;
一个激励电路,它响应所述算术运算结果来激励所述液晶显示器器;以及
一个升压电路,它将接收自电源的电压提升并将此提升的电压供到所述激励电路;
其特征在于包括:
一个控制电路,用于控制所述算术运算电路和在所述算术运算电路进行算术运算期间造成该升压电路中断运行;籍所述控制电路来减少所述算术运算期间的功率消耗。
2、按照权利要求1的电路,其中所述的升压电路包括:
第一电容器,在第一端和第二端之间存储电荷;
第二电容器,在第三端和第四端间存储电荷,而所述第四端接到第一电源线;
第一和第二MOSFET(金属氧化场效应晶体管)分别将该第一端接到该第一电源线和将该第二端接到第二电源线,该第一和第二MOSFET形成第一组MOSFET;
第三和第四MOSFET分别将该第一端连接到该第二电源线和将该第二端连接到该第三端,该第三和第四MOSFET形成第二组MOSFET;
第五MOSFET将第三端接到所述第二电源线;
所述控制电路在算术运算电路不进行算术运算时造成该第五MOSFET截止和所述第一组MOSFET及所述第二组MOSFET交替地导通和截止,以在该第三端产生一提升电压;并在该算术运算电路进行算术运算时造成第五MOSFET导通,以中断该升压运行。
3、按照权利要求2的电路,其中所述的控制电路在该算术运算电路进行算术运算时造成第一组MOSFET导通以及第二组MOSFET截止。
4、一个为减少功率消耗的显示控制电路包括:
一个算术运算电路,用于进行指定的算术运算;
一个液晶显示器;
一个激励电路,用于响应所述算术运算的结果来激励所述的液晶显示器,以及
一个升压电路,它将接收自电源的电压提升后供给所述提升电压到所述激励电路;
其特征在于包括:
一个控制电路,它用于控制所述算术运算并在该算术运算电路进行算术运算期间造成该升压电路和激励电路中断运行,
即此靠该控制电路减少在所述算术运算期间的功率消耗。
5、按照权利要求1的电路,其中所述液晶显示器包括:多个液晶显示段、各液晶显示段的分段端口和一个公共端口,以及所述的电路在该算术运算电路不进行算术运算期间造成各所述段上的电压使连接在各分段端口和公共端口之间的各液晶显示段定期地变成导通和截止,以及在该算术运算电路进行算术运算期间造成该公共端口和各段端口间的各电位保持为一预定值并彼此相等。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社东芝;托斯巴克计算机系统有限公司,未经株式会社东芝;托斯巴克计算机系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/101985000006930/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类