[其他]磁盘控制器在审
申请号: | 101985000008598 | 申请日: | 1985-10-04 |
公开(公告)号: | CN1004946B | 公开(公告)日: | 1989-08-02 |
发明(设计)人: | 约翰·W·布拉德里;爱德华·F·盖特森;布鲁斯·R·科特 | 申请(专利权)人: | 霍尼韦尔布尔公司 |
主分类号: | 分类号: | ||
代理公司: | 中国国际贸易促进委员会专利代理部 | 代理人: | 张卫民 |
地址: | 美国马萨诸*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 磁盘 控制器 | ||
1、一种用于在一个数据处理系统(1)的磁盘驱动器(28)和主存储器(4)之间传送数据单元块的磁盘控制器(3),其中所述系统包括一个总线单元(6,8),用于连接上述控制器和主存储器以便将数据单元和主存储器地址在上述控制器和主存储器之间传送;并且其中所述控制器包括一个可寻址存储器(20)和一个寄存器单元(12,14,16,18)所述寄存器单元保持在上述控制器和主存储器之间传送的一个数据单元;以及在数据单元块传送过程中便于对上述可寻址存储器和主存储器进行寻址的装置,其特征是:
一个地址寄存器(10),用于保持一个数字,该数字同时代表上述可寻址存储器的一个位置的地址和上述主存储器的一个位置的地址;
一个第一电路部分(9),用于同时控制上述地址寄存器的内容经上述总线单元到主存储器的传送以及一个数据单元经上述总线单元在上述寄存器单元和主存储器中由上述内容代表的位置之间的传送;
一个第二电路部分(10-30,22,40)用于同时控制上述地址寄存器的内容到上述可寻址存储器的传送以及一个数据单元在上述寄存器单元和上述可寻址存储器中由上述内容代表的位置之间的传送;
一个第三电路部分(111,118,10-32,10-38),用于造成上述第一和第二电路部分的交替运行;和一个第四电路部分(10-28,24,18,14),用于造成上述第一电路部分的每一次运行之间上述地址寄存器中保持的数字的增加量。
2、根据权利要求1所述的装置,其特征是所述寄存器单元包括一个输入寄存器(16,18)和一个输出寄存器(12,14)。
3、权利要求2所述的装置,其特征是所述输出寄存器包括:
第一输出寄存器,用于在上述主存储器对多个偶数地址信号的序列进行响应时存储从上述主存储器中接受的左数据字节;和第二输出寄存器,用于在上述主存储器对多个奇数地址信号的序列进行响应时存储从上述主存储器中接受的上述右数据字节。
4、权利要求3所述的装置,其特征是,微字装置,用于生成第一输出寄存器的时钟信号和主存储器的启动信号,上述主存储器与该微字装置连接,并对主存储器启动信号和用于读出上述右数据字节的多个偶数地址信号序列中每一信号进行响应;
上述第一输出寄存器与上述微字装置和主存储器连接,并对用于存储从主存储器接受的上述左数据字节的第一输出寄存器时钟信号进行响应。
5、根据权利要求4所述的装置,其特征是所述微字装置产生第二输出寄存器时钟信号和主存储器启动信号;
上述主存储器与微字装置连接并对主存储器启动信号和用于读出右数据字节的上述多个奇数地址信号进行响应;
上述第二输出寄存器装置与上述微字装置和主存储器连接,并对用于存储从上述主存储器接受右数据字节的第二输出寄存器时钟信号进行响应。
6、权利要求5所述的装置,其特征是所述微字装置进一步生成一个存储器寻址信号;上述第一和第二输出寄存器对用于读出奇数和偶数的数据字节的上述存储器寻址信号进行响应,上述主存储器对用于存储某一数据字节的上述左和右数据字节的多个偶数地址信号序列中的每一信号进行响应。
7、根据权利要求1所述的装置,其特征是所述第一电路部分对所述地址寄存器中保持的间隔的数字启动运行,以控制所述寄存器单元和主存储器之间两个数据单元的传送;并且其中所述第二电路部分对所述地址寄存器中保持的每一数字启动运行,以控制所述寄存器与可寻址存储器之间单个数据单元的传送。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于霍尼韦尔布尔公司,未经霍尼韦尔布尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/101985000008598/1.html,转载请声明来源钻瓜专利网。
- 上一篇:锡的蒸法镀敷
- 下一篇:信号录制和/或再现设备
- 同类专利
- 专利分类