[其他]译码电路在审
申请号: | 101986000002400 | 申请日: | 1986-04-05 |
公开(公告)号: | CN86102400B | 公开(公告)日: | 1988-10-05 |
发明(设计)人: | 戍井豐志;柳下棣生 | 申请(专利权)人: | 冲电气工业株式会社 |
主分类号: | 分类号: | ||
代理公司: | 中国专利代理有限公司 | 代理人: | 叶凯东 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 译码 电路 | ||
对二维编码的图象信号进行译码的本发明译码电路是由从图象信号的串行数据中识别包括编码方式、扫描宽度、行同步代码、返回控制代码,以及错误代码在内的各个数据,分别将该数据变换成并行数据的中间代码的变换器,贮存变换器中的中间代码的存贮器、以及顺序读出贮存在存贮器中的中间代码,识别该中间代码,根据识别结果,参考译码行之前的参考行,再生译码行的双值象素的再生器构成。采用这种译码电路结构,就能使上述两个处理程序单独地而且并行地进行。
本发明是关于对传真或电子外存储器等所用的二维编码方式编码的图象信号进行译码的译码电路。
以往,在广泛采用传真和图象文件等范围内,使用MR(改读)方式和MH(改进型哈夫曼码)方式等图象区域压缩方式进行编码,对编码的信号进行译码,再生象素数据,此过程大体可分为如下两个处理程序。
程序1:识别编码后被传输的信号是否与按二维编码方式规定的通路模式(P)、垂直模式(V)、水平模式(H)或EOL(此行结束)、RTC(返回控制)等任一种模式相对应。
程序2:根据上述程序中被识别的模式,再生为实际的象素数据。
实现这些处理程序的译码电路用图2说明。图2是表示原有的译码电路结构的方块图。图中,1是调制解调器,和通信线路相接,2是处理电路,由包括微处理器软件在内的电路或布线逻辑电路等构成,将调制解调器输入的编码数据进行译码处理,3是存储参考行的参考行存储器,4是存储译码行的译码行存储器。
通过调制解调器1的编码数据就是在处理电路2中识别通路模式、垂直模式和水平模式的任一种模式后,顺序一位一位读出参考行存储器3的数据(这里使白点象素与“0”对应,使黑点象素与“1”对应),该参考行存储器3存储着译码行的前面一行的行的象素数据,然后找出白点黑点的象素变化点b1或b2。接着,以识别了的模式为基准,参考这个变化点后,决定译码行上的变化点a1或a2,将“0”或“1”作为象素数据,顺序写入译码行存储器4。这里变化点a1、a2、b1、b2正如CCITT(国际电报电话咨询委员会)建议的T4(第3组传真)以及T6(第4组传真)中所规定的那样,a1表示在编码行上在起点变化象素a0右边的最初变化点的变化象素,a2表示在编码行上a1右边的最初变化点的变化象素,b1表示在a0右边,和a0颜色相反的参考行上最初变化点的变化象素,b2表示在参考行上b1右边最初变化点的变化象素。
但是,在上述结构的译码电路方式中存在下列问题。
译码程序的程序1和程序2分别是串联连接的而且是循环的,因此产生下列问题。
(1)将两个程序串行进行,需要处理时间。
(2)在一个电子电路中共同进行程序1的逻辑处理和程序2的逻辑处理这种本质不同的逻辑处理,因而逻辑结构变得复杂。
实际问题是
(1)构成具体电路时,调整复杂。
(2)形成电子电路时,平面宽度增大,不适应近几年半导体做成的集成电路,所谓的大规模集成电路。
暴露出难以对付当前的仪器设备小形化的趋势。
本发明为解决上问题,提供一种逻辑结构简单,便于调整,而且大规模集成电路容易实现的译码电路。
为解决上述问题,本发明由下列三部分构成。
(1)变换器-对采用二维编码方式编码的图象信号进行译码的译码电路中,根据上述图象信号的串行数据识别包括编码模式、扫描宽度、行同步代码、返回控制代码以及错误代码在内的各个数据,分别将各个数据变换成并行数据的中间代码。
(2)存储器-存储从变换器得到的中间代码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于冲电气工业株式会社,未经冲电气工业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/101986000002400/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类