[发明专利]使用双数率同步动态RAM的紧凑包交换节点存储体系结构无效
申请号: | 200510058802.9 | 申请日: | 2005-03-28 |
公开(公告)号: | CN1677958A | 公开(公告)日: | 2005-10-05 |
发明(设计)人: | C·巴热克;王勇智;张荣峰 | 申请(专利权)人: | 卓联半导体股份有限公司 |
主分类号: | H04L12/56 | 分类号: | H04L12/56 |
代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 沙捷 |
地址: | 加拿大*** | 国省代码: | 加拿大;CA |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 使用 双数 同步 动态 ram 紧凑 交换 节点 存储 体系结构 | ||
【说明书】:
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于卓联半导体股份有限公司,未经卓联半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200510058802.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:锁相环
- 下一篇:能在两种结构状态之间转换的肽及其用途