[发明专利]VLSI芯片中的分散容错时钟脉冲生成无效
申请号: | 200580024166.6 | 申请日: | 2005-07-18 |
公开(公告)号: | CN1997969A | 公开(公告)日: | 2007-07-11 |
发明(设计)人: | 乌尔里希·施密德;安德烈亚斯·施泰宁格 | 申请(专利权)人: | 维也纳科技大学 |
主分类号: | G06F11/16 | 分类号: | G06F11/16 |
代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 杨生平;杨红梅 |
地址: | 奥地利*** | 国省代码: | 奥地利;AT |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | vlsi 芯片 中的 分散 容错 时钟 脉冲 生成 | ||
【权利要求书】:
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于维也纳科技大学,未经维也纳科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200580024166.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种航空发动机导流盘的修复工艺
- 下一篇:一种侦测CPU温度的方法和装置