[发明专利]用于进行视频运动补偿的高速缓存方法及设备有效
申请号: | 200580037541.0 | 申请日: | 2005-09-08 |
公开(公告)号: | CN101116341A | 公开(公告)日: | 2008-01-30 |
发明(设计)人: | 斯蒂芬·莫洛伊 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H04N7/26 | 分类号: | H04N7/26;H04N7/36 |
代理公司: | 北京律盟知识产权代理有限责任公司 | 代理人: | 王允方;刘国伟 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 进行 视频 运动 补偿 高速缓存 方法 设备 | ||
1.一种使用耦接至高速缓存存储器的运动补偿电路来对图像数据进行解码的方法,所述高速缓存存储器用于存储要输入至所述运动补偿电路的像素数据,所述方法包括:
将包括一个或多个相对于参考块具有可变偏离量的像素块的所述像素数据存储于所述高速缓存存储器中;
自所述高速缓存存储器检索所述像素数据;
将所述像素数据输入至所述运动补偿电路中;及
将所述像素数据内插至所述一个或多个像素块的分数偏离量。
2.如权利要求1所述的方法,其中使用YCbCr像素格式。
3.如权利要求1所述的方法,其中所述运动补偿电路包括多分支内插滤波器。
4.如权利要求3所述的方法,其中所述多分支内插滤波器包括三个或更多个分支。
5.如权利要求3所述的方法,其中所述多分支内插滤波器包括四个分支。
6.如权利要求3所述的方法,其中所述多分支内插滤波器包括六个分支。
7.如权利要求3所述的方法,其中所述多分支内插滤波器包括水平及垂直滤波逻辑。
8.如权利要求1所述的方法,其进一步包括耦接至所述高速缓存存储器的存储器总线,其中所述高速缓存存储器进一步包括多个分别为L个字节的高速缓冲存储器线,其中L包括所述存储器总线宽度的整数倍。
9.如权利要求1所述的方法,其中所述高速缓存存储器经配置以存储所述一个或多个像素块的整数个。
10.如权利要求1所述的方法,其中所述一个或多个块包括图像宏块。
11.如权利要求1所述的方法,其中所述高速缓存存储器包括多根高速缓冲存储器线,每一高速缓冲存储器线均包括一维像素数据区域。
12.如权利要求1所述的方法,其中所述高速缓存存储器包括多根高速缓冲存储器线,每一高速缓冲存储器线均包括二维像素数据区域。
13.如权利要求1所述的方法,其中将所述高速缓存存储器及所述运动补偿单元集成到移动装置中。
14.如权利要求13所述的方法,其中所述移动装置包括移动手持机。
15.一种用于对图像数据进行解码的设备,其包括:
控制接口;
耦接至所述控制接口的高速缓存存储器,所述高速缓存存储器经配置以保存包括显示器上的像素区的图像数据;
耦接至所述控制接口的存储器总线接口;
耦接至所述高速缓存存储器的运动补偿内插数据路径;及
耦接至所述运动补偿内插数据路径的运动补偿电路。
16.如权利要求15所述的设备,其中所述高速缓存存储器经配置以保存整数个图像宏块。
17.如权利要求15所述的设备,其中所述高速缓存存储器包括N/L根高速缓冲存储器线,其中N包括所述高速缓冲存储器中的字节数量,L包括高速缓冲存储器线中的字节数量,且L包括所述存储器总线接口宽度的倍数。
18.如权利要求15所述的设备,其中使用YCbCr像素格式。
19.如权利要求15所述的设备,其中所述运动补偿电路包括多分支内插滤波器。
20.如权利要求19所述的设备,其中所述多分支内插滤波器包括三个或更多个分支。
21.如权利要求19所述的设备,其中所述多分支内插滤波器包括四个分支。
22.如权利要求19所述的设备,其中所述多分支内插滤波器包括六个分支。
23.如权利要求19所述的设备,其中所述多分支内插滤波器包括水平及垂直滤波逻辑。
24.如权利要求15所述的设备,其进一步包括耦接至所述控制接口的座标-高速缓冲存储器转换逻辑。
25.如权利要求24所述的设备,其进一步包括耦接至所述存储器接口的高速缓冲存储器-物理地址转换逻辑。
26.如权利要求25所述的设备,其进一步包括耦接至所述存储器总线接口并耦接至所述运动补偿内插数据路径的缓冲器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200580037541.0/1.html,转载请声明来源钻瓜专利网。