[发明专利]复杂指令集体系结构中的深度优先异常处理方法有效

专利信息
申请号: 200610088939.3 申请日: 2006-07-27
公开(公告)号: CN101114218A 公开(公告)日: 2008-01-30
发明(设计)人: 段振中;范东睿 申请(专利权)人: 中国科学院计算技术研究所
主分类号: G06F9/38 分类号: G06F9/38
代理公司: 中科专利商标代理有限责任公司 代理人: 朱进桂
地址: 100080北京*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 复杂 指令 集体 结构 中的 深度 优先 异常 处理 方法
【权利要求书】:

1.一种复杂指令集体系结构中的深度优先异常处理方法,包括以下步骤:

在发生异常时,

1)指令重排序缓冲器发出异常信息给各个模块,各个模块将自身寄存器置为无效,从而刷空流水线;

2)译码部件将所述异常信息转换为预先定义的指令;

3)译码部件根据所述预先定义的指令,索引只读存储器,找出与之相应的微指令,并将所述微指令送入发射部件;

4)发射部件将没有数据相关的微指令送入执行部件执行;

5)执行部件执行所述微指令,并将执行结果写入指令重排序缓冲器;

6)检查指令重排序缓冲器中的第一条微指令是否异常;

7)如果指令重排序缓冲器中的第一条微指令异常,则返回1)流水线刷空步骤;

8)如果指令重排序缓冲器中的第一条微指令未发生异常,则指令重排序缓冲器将已经写回的第一条微指令提交,完成处理。

2.根据权利要求1所述的复杂指令集体系结构中的深度优先异常处理方法,其特征在于所述3)微指令查找步骤还包括:对所述预先定义的指令进行解码,并根据解码结果,索引只读存储器。

3.根据权利要求1所述的复杂指令集体系结构中的深度优先异常处理方法,其特征在于所述3)微指令查找步骤还包括:将所述微指令按序存放在指令重排序缓冲器中。

4.根据权利要求1所述的复杂指令集体系结构中的深度优先异常处理方法,其特征在于所述执行部件包括多个执行部件。

5.根据权利要求1所述的复杂指令集体系结构中的深度优先异常处理方法,其特征在于在所述6)异常检查步骤中,检查指令重排序缓冲器中排序靠前的多条微指令是否异常。

6.根据权利要求5所述的复杂指令集体系结构中的深度优先异常处理方法,其特征在于指令重排序缓冲器中排序靠前的多条微指令是指令重排序缓冲器中的第一条和第二条微指令。

7.根据权利要求5所述的复杂指令集体系结构中的深度优先异常处理方法,其特征在于指令重排序缓冲器中排序靠前的多条微指令是指令重排序缓冲器中的第一条到第四条微指令。

8.根据权利要求1~7所述的复杂指令集体系结构中的深度优先异常处理方法,其特征在于对于数据相关微指令,等待相关数据的产生,当已经产生所有相关数据时,将该数据相关微指令标记为没有数据相关的微指令。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院计算技术研究所,未经中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200610088939.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top