[发明专利]保护元件的限时保护控制电路无效
申请号: | 200610101168.7 | 申请日: | 2006-07-05 |
公开(公告)号: | CN101102629A | 公开(公告)日: | 2008-01-09 |
发明(设计)人: | 夏文南 | 申请(专利权)人: | 纬创资通股份有限公司 |
主分类号: | H05B37/00 | 分类号: | H05B37/00;H02H7/20;H02H9/00 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 黄小临;王志森 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 保护 元件 限时 控制电路 | ||
1.一种以限制输入脉冲信号的宽度来保护元件的限时保护控制电路,包含:
异或门,其具有第一输入端及第二输入端;
延迟电路,其第一端耦接于该异或门的第一输入端,第二端耦接于该异或门的第二输入端;及
放电电路,其第一端耦接于该延迟电路的输入端,第二端耦接于该异或门的第二输入端。
2.根据权利要求1所述的限时保护控制电路,其中该延迟电路包含:
高电平史密特触发器,其具有输入端及输出端,输出端耦接于异或门的第一输入端;
第一电阻,其第一端耦接于史密特触发器的输入端,第二端耦接于该异或门的第二输入端;及
电容,其第一端耦接于该第一电阻的第一端,第二端耦接于地。
3.根据权利要求1所述的限时保护控制电路,其中该放电电路包含:
与非门,其第一输入端与第二输入端皆耦接于该异或门的第二输入端;及
晶体管,其漏极耦接于该高电平史密特触发器的输入端,源极接地,基底耦接于该晶体管的源极,且栅极耦接于该与非门的输出端。
4.根据权利要求3所述的限时保护控制电路,其中该晶体管为N型金属氧化物半导体晶体管。
5.根据权利要求1所述的限时保护控制电路,其中该放电电路包含:
比较器;
参考电压源,耦接于该比较器的正输入端;
第二电阻,其第一端接地,第二端耦接于该比较器的负输入端;
第三电阻,其第一端耦接于该比较器的负输入端,第二端耦接于该异或门的第二输入端;及
晶体管,其漏极耦接于该延迟电路的输入端,源极接地,基底耦接于该晶体管的源极,且其栅极是耦接于该比较器的输出端;
其中该第二电阻与该第三电阻形成可变电阻,以调整输入电压的临界值,进而调整放电反应速度。
6.根据权利要求5所述的限时保护控制电路,其中该晶体管为N型金属氧化物半导体晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于纬创资通股份有限公司,未经纬创资通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200610101168.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种纳米钛酸钡的制备方法
- 下一篇:绝缘体上硅及其制备工艺