[发明专利]异步芯片同测方法有效

专利信息
申请号: 200610117248.1 申请日: 2006-10-18
公开(公告)号: CN101165501A 公开(公告)日: 2008-04-23
发明(设计)人: 武建宏;黄海华 申请(专利权)人: 上海华虹NEC电子有限公司
主分类号: G01R31/28 分类号: G01R31/28;G01R31/317
代理公司: 上海浦一知识产权代理有限公司 代理人: 丁纪铁
地址: 201206上*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 异步 芯片 方法
【说明书】:

技术领域

发明属于集成电路测试方法,特别是指一种异步芯片同测方法。

背景技术

在半导体测试行业中,现有存储器测试仪,只能对一位数据进行匹配,若要匹配多位数据就不能进行同测。

逻辑测试仪,是将多个芯片在某个时间段的所有数据都取下来,然后再针对数据进行分析和处理。如图1所示,对三个异步芯片实现同测时,首先,三个芯片同步接受指令,由于异步芯片的响应不能同时出现,因此,在指令发完后等一段时间,将响应允许出现时间段内的所有数据都采集下来,最后,离线分析各个芯片的数据判断的合格与否,其缺点是数据处理时间比较长,而且同测数量相对较少。

因此,在此技术领域中,需要一种异步芯片同测方法,能够缩短芯片的测试时间,还可以提高芯片同测数量和测试频率。

发明内容

本发明要解决的技术问题是提供一种异步芯片同测方法,它基于外部时钟控制来实现对异步芯片测试同测方法,缩短芯片的测试时间,提高芯片同测数量和测试频率。

为解决上述技术问题,本发明异步芯片同测方法,首先,对被测芯片异步信号的第一位指令进行匹配;其次,通过对先匹配到的芯片的时钟信号控制,使多个异步被测芯片保持同步;之后,再连续比对响应的多位指令,实现多个异步被测芯片同时测试时对多位异步信号的匹配。

通过本发明就可以实现在存储器测试仪上对异步芯片的测试,充分发挥了存储器测试仪同测数量比较多、测试频率比较高、测试资源比较多等优势。很多原有的卡类产品的功能测试都必须在逻辑测试仪上进行测试,现在就可以转移到同测数量较多的存储测试仪上提高了芯片同测数量,明显缩短芯片的测试时间,测试频率也可提高,并大大节省了测试成本。

附图说明

下面结合附图与具体实施方式对本发明作进一步详细的说明。

图1是测试仪实现对异步信号匹配的方法;

图2是本发明实现异步信号匹配的方法。

具体实施方式

首先、在多芯片同时测试时对异步信号的第一位输出进行匹配,如IS7816协议中响应9000H时先匹配第一位起始位的第一个时钟输出的“0”,如图1所示,当芯片1匹配到第一位数据时,就将测试通道的状态保持不变,主要是将时钟信号保持不变。

这时由于时钟信号的停止,被测芯片1就无法将下一个数据输出。当测试仪在某一段时间内将芯片2、芯片3、芯片4等所有输出第一位信号都匹配到的时候,再继续将测试向量运行下去。对这一时间段没有匹配到的芯片就作为不合格处理,而对其他匹配到的芯片此时已经保持同步,只要依次比对下去就可以。

如需要ISO7816协议通讯的产品测试,通过对时钟信号的控制实现了多个异步芯片的同步控制,最终使这类产品的所有测试都放在存储器测试仪上进行32同测,大大节省了测试时间,而不再需要将测试程序放在逻辑测试上进行16同测。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200610117248.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top