[发明专利]一种异步复位电路及其实现方法有效
申请号: | 200610140205.5 | 申请日: | 2006-10-09 |
公开(公告)号: | CN101135924A | 公开(公告)日: | 2008-03-05 |
发明(设计)人: | 赵延宾;成守红;汪光华 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | G06F1/24 | 分类号: | G06F1/24 |
代理公司: | 北京安信方达知识产权代理有限公司 | 代理人: | 王漪;王继长 |
地址: | 518057广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 异步 复位 电路 及其 实现 方法 | ||
1.一种异步复位电路,其特征在于,其包括一第一寄存器和一第二寄存器,时钟输入信号分别连接到该第一寄存器和该第二寄存器的时钟输入端;
外部复位信号分别连接到该第一寄存器和第二寄存器的异步复位输入端;
该第一寄存器的数据输入端接逻辑高电平,其数据输出端连接到该第二寄存器的数据输入端,该第二寄存器的数据输出端为内部复位信号。
2.一种如权利要求1所述的电路实现方法,其特征在于,所述外部复位信号低有效;当外部复位信号为低电平时,所述第一寄存器和第二寄存器都被复位为低电平,所述第二寄存器的数据输出端为低电平。
3.根据权利要求2所述的电路实现方法,其特征在于,所述电路当外部复位信号变为高电平后,所述第一寄存器、所述第二寄存器的输出分别由第一寄存器的输入数据、第二寄存器的输入数据决定。
4.根据权利要求3所述的电路实现方法,其特征在于,在外部复位信号变为高电平的第一个时钟上升沿到来时,所述第一寄存器的输出端还保持逻辑低电平,其数据输入端的逻辑高电平,被存入该第一寄存器,使第一寄存器的输出在时钟上升沿后一定时间延迟后跟着变成高电平;所述第一寄存器的输出端保持逻辑低电平时,作为第二寄存器的数据输入端,被存入该第二寄存器,使第二寄存器的输出在时钟上升沿后一定时间延迟后还保持低电平。
5.根据权利要求3所述的电路实现方法,其特征在于,所述外部复位信号变为高电平的第二个时钟上升沿到来时,所述第一寄存器的数据输入端、输出端都已经变成逻辑高电平;所述第二寄存器的输出还是低电平,其数据输入端已变成逻辑高电平,该逻辑电平在时钟沿被存入第二寄存器,在时钟上升沿后一定时间延迟后,该第二寄存器的数据输出端也为逻辑高电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200610140205.5/1.html,转载请声明来源钻瓜专利网。