[发明专利]具有解多工器的主动式显示器及其驱动方法无效
申请号: | 200610141406.7 | 申请日: | 2006-09-29 |
公开(公告)号: | CN101154340A | 公开(公告)日: | 2008-04-02 |
发明(设计)人: | 林林;梁宝芝;黄俊铭;陈泰源;赖志章;蒋圣评 | 申请(专利权)人: | 胜华科技股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G09G5/00;G09G5/02 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 任永武 |
地址: | 台湾省台中县潭子*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 解多工器 主动 显示器 及其 驱动 方法 | ||
1.一主动式显示器,包括:
一像素阵列,该像素阵列具有多个像素,各这些像素均包括一第一子像素及一第二子像素;
一数据线,用以传输一数据信号;
一第一信号线,用以提供一第一预定电压;
一第二信号线,用以提供一第二预定电压;以及
一解多工器,包括:
一第一驱动单元,包括:
一第一晶体管,具有一第一漏极/源极、一第二漏极/源极及一第一栅极,该第一漏极/源极经由一第一传输线耦接至该第一子像素,该第二漏极/源极耦接至该数据线,该第一栅极接收一第一控制信号,该第一晶体管是于该第一控制信号致能时,将该数据在线的数据信号输入该第一子像素;及
一第二驱动单元,包括:
一第二晶体管,具有一第三漏极/源极、一第四漏极/源极及一第二栅极,该第三漏极/源极经由一第二传输线耦接至该第二子像素,该第四漏极/源极耦接至该数据线,该第二栅极接收一第二控制信号,该第二晶体管是于该第二控制信号致能时,将该数据在线的数据信号输入该第二子像素;
一第三晶体管,具有一第五漏极/源极、一第六漏极/源极及一第三栅极,该第五漏极/源极经由该第二传输线耦接至该第二子像素,该第六漏极/源极耦接至该第一信号线,该第三栅极接收一第一设定信号,该第三晶体管是于该第一设定信号致能时,将该第一预定电压输入该第二子像素;及
一第四晶体管,具有一第七漏极/源极、一第八漏极/源极及一第四栅极,该第七漏极/源极经由该第二传输线耦接至该第二子像素,该第八漏极/源极耦接至该第二信号线,该第四栅极接收一第二设定信号,该第四晶体管是于该第二设定信号致能时,将该第二预定电压输入该第二子像素;
其中,该第一控制信号及该第二控制信号的致能时间为错开,且该第二控制信号、该第一设定信号、该第二设定信号的致能时间是相互错开。
2.如权利要求1所述的主动式显示器,其特征在于该主动式显示器还包括:
一扫描驱动器,耦接至至少一扫描线,该扫描驱动器是用以输出至少一扫描信号,以驱动该扫描线扫描该第一子像素及该第二子像素。
3.如权利要求1所述的主动式显示器,其特征在于该第一控制信号的致能时间长度是大于或等于该第二控制信号的致能时间长度。
4.如权利要求1所述的主动式显示器,其特征在于该第一设定信号是用以控制该第二子像素进行预先放电,该第二设定信号是用以控制该第二子像素进行预先充电。
5.如权利要求4所述的主动式显示器,其特征在于该解多工器是于不同的图框扫描周期对该第二子像素进行预先充电与预先放电。
6.如权利要求1所述的主动式显示器,其特征在于该主动式显示器还包括:
一控制装置,用以提供该第一控制信号、该第二控制信号、该第一设定信号、该第二设定信号、该第一预定电压、及该第二预定电压。
7.如权利要求1所述的主动式显示器,其特征在于该解多工器还包括三个驱动单元,以分别驱动该像素阵列的像素的三个子像素。
8.如权利要求1所述的主动式显示器,其特征在于该主动式显示器为一子像素电压点反转的主动式显示器。
9.一种显示器的驱动方法,应用于一主动式显示器,该主动式显示器包括一数据线、一像素阵列、及一解多工器,该像素阵列的像素分别包括一第一子像素及一第二子像素,该解多工器包括一第一驱动单元及一第二驱动单元,以分别驱动该第一子像素及该第二子像素,该驱动方法包括:
(a)提供一第一控制信号来致能该第一驱动单元的一第一晶体管,以将该数据在线的数据信号输入该第一子像素;
(b)当该第二子像素的像素数据电压为正极性时,提供一第一设定信号来致能该第二驱动单元的一第三晶体管,以将一第一预定电压输入该第二子像素;当该第二子像素的像素数据电压为负极性时,提供一第二设定信号来致能该第二驱动单元的一第四晶体管,以将一第二预定电压输入该第二子像素;
(c)提供一第二控制信号来致能该第二驱动单元的一第二晶体管,以将该数据在线的数据信号输入该第二子像素;以及
(d)重复上述步骤(a)至(c)。
10.一解多工器,应用于一主动式显示器,该主动式显示器包括一像素阵列、一数据线、一第一信号线、及一第二信号线,该像素阵列具有多个像素,各这些像素均包括一第一子像素及一第二子像素,该数据线是用以输出一数据信号,该第一信号线及该第二数据线是分别用以提供一第一预定电压及一第二预定电压,该解多工器包括:
一第一驱动单元,包括:
一第一晶体管,具有一第一漏极/源极、一第二漏极/源极及一第一栅极,该第一漏极/源极经由一第一传输线耦接至该第一子像素,该第二漏极/源极耦接至该数据线,该第一栅极接收一第一控制信号,该第一晶体管是于该第一控制信号致能时,将该数据在线的数据信号输入该第一子像素;以及
一第二驱动单元,包括:
一第二晶体管,具有一第三漏极/源极、一第四漏极/源极及一第二栅极,该第三漏极/源极经由一第二传输线耦接至该第二子像素,该第四漏极/源极耦接至该数据线,该第二栅极接收一第二控制信号,该第二晶体管是于该第二控制信号致能时,将该数据在线的数据信号输入该第二子像素;
一第三晶体管,具有一第五漏极/源极、一第六漏极/源极及一第三栅极,该第五漏极/源极经由该第二传输线耦接至该第二子像素,该第六漏极/源极耦接至该第一信号线,该第三栅极接收一第一设定信号,该第三晶体管是于该第一设定信号致能时,将该第一预定电压输入该第二子像素;及
一第四晶体管,具有一第七漏极/源极、一第八漏极/源极及一第四栅极,该第七漏极/源极经由该第二传输线耦接至该第二子像素,该第八漏极/源极耦接至该第二信号线,该第四栅极接收一第二设定信号,该第四晶体管是于该第二设定信号致能时,将该第二预定电压输入该第二子像素;
其中,该第一控制信号及该第二控制信号的致能时间为错开,且该第二控制信号、该第一设定信号、该第二设定信号的致能时间是相互错开。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于胜华科技股份有限公司,未经胜华科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200610141406.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种防松防盗螺母
- 下一篇:XFP防尘光模块及光接口板