[实用新型]TD-SCDMA/3G/4G终端的DSP固件系统无效
申请号: | 200620141135.0 | 申请日: | 2006-12-18 |
公开(公告)号: | CN201039406Y | 公开(公告)日: | 2008-03-19 |
发明(设计)人: | 王涵;许晓斌 | 申请(专利权)人: | 浙江华立通信集团有限公司 |
主分类号: | H04Q7/32 | 分类号: | H04Q7/32;H04L25/03;H04L27/26;H04J13/02 |
代理公司: | 杭州中平专利事务所有限公司 | 代理人: | 翟中平 |
地址: | 310012浙江省杭州市*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | td scdma 终端 dsp 系统 | ||
1.一种用于TD-SCDMA/3G/4G终端的DSP固件系统,它包括DSP操作系统(18),其特征是:解调器(10)的信号输出端一路接符号对齐合并规整器(3)的信号输入端、一路接调解器固件(9)的信号输入端输出端、一路接搜索器固件(14)的信号输入端,搜索器固件(14)的信号输入输出端接缓存器(21)的信号输入输出端,缓存器(21)的信号输入输出端接CPU-DSP接口,解调器固件(9)的信号输出端接缓存器(38)的信号输入端,缓存器(38)的信号输出接信道解码器(8)的信号输入端,信道解码器(8)的信号输出端接缓存器(13)的信号输入端,缓存器(13)的信号输出端接解码器(15)的信号输入端,接解码器(15)的信号输出端接缓存器(12)的信号输入端,缓存器(12)的信号输出端接速率确定器(7)的信号输入端,速率确定器(7)的信号输出端接物理层解复用器(6)的信号输入端,物理层解复用器(6)的信号输出端一路接缓存器(20)的信号输入端、一路接缓存器(5)的信号输入端,缓存器(20)的信号输出端接CPU-DSP接口,缓存器(5)的信号输出端接语音解码器(4)的信号输入端,语音解码器(4)的信号输出端接前向链路语音处理器(11)的信号输入端,前向链路语音处理器(11)的信号输出端接缓存器(16)的信号输入端,缓存器(16)的信号输出端接音频基带模拟前端装置(17)的信号输入端,音频基带模拟前端装置(17)的信号输出端接缓存器(22)的信号输入端,缓存器(22)的信号输出端接反向链路语音处理器(27)的信号输入端,反向链路语音处理器(27)的信号输出端接语音编码器(31)的信号输入端,语音编码器(31)的信号输出端接缓存器(32)的信号输入端,接缓存器(32)的信号输出端接物理层复用器(33)的信号输入端,物理层复用器(33)的信号输出端接缓存器(34)的信号输入端,缓存器(34)的信号输出端一路接信道编码器(35)的信号输入端,信道编码器(35)的信号输出端接缓存器(36)的信号输入端,缓存器(36)的信号输出端接调制器固件(37)的信号输入端,调制器固件(37)的信号输出端接调制器(30)的信号输入端,缓存器(34)的信号输出端另一路接硬件信道编码器(29)的信号输入端,硬件信道编码器(29)的信号输出端接调制器(30)的信号输入端,符号对齐合并规整器(3)的信号输出端接解交织器(2)的信号输入端,解交织器(2)的信号输出端接解码器(1)的信号输入端,解码器(1)的信号输出端接物理层解复用器(6)的信号输入端,硬件业务装置(19)和物理层控制器(23)的信号输入、输出端与CPU-DSP接口双向通信连接,CPU(26)的信号输入输出端与硬件邮箱(25)的信号输入输出端连接,硬件邮箱(25)的信号输入输出端与CPU-DSP接口双向通信连接,CPU-DSP接口与CPU(28)通信信号输入端连接,CPU(28)通信信号输出端接物理层复用器(33)的信号输入端,物理层控制器(23)的信号输入输出端与CPU-DSP接口双向通信连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江华立通信集团有限公司,未经浙江华立通信集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200620141135.0/1.html,转载请声明来源钻瓜专利网。