[发明专利]处理器中的可再配置逻辑无效
申请号: | 200680006803.1 | 申请日: | 2006-02-23 |
公开(公告)号: | CN101133409A | 公开(公告)日: | 2008-02-27 |
发明(设计)人: | 雷蒙德·马克·马克尼尔 | 申请(专利权)人: | CLEAR-SPEED科技公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 深圳创友专利商标代理有限公司 | 代理人: | 江耀纯 |
地址: | 英国布*** | 国省代码: | 英国;GB |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理器 中的 配置 逻辑 | ||
1.一种数据处理器,其包括处理元件阵列,所述阵列中的每一元件均包括各自的可再配置逻辑单元,借此可随意地再配置每一处理元件的逻辑能力。
2.根据权利要求1所述的数据处理器,其进一步包括适合于预先加载配置指令的存储器构件,借此可从所述被预先加载的存储器构件中自动排序每一处理元件的配置状态。
3.根据权利要求2所述的数据处理器,其中所述存储器构件包括RAM。
4.根据权利要求3所述的数据处理器,其中所述RAM对于每一处理元件来说是局域的。
5.根据权利要求4所述的数据处理器,其中所述处理元件适合于再配置为不同状态,使得不同处理元件的可配置逻辑单元实施不同的功能。
6.根据权利要求3所述的数据处理器,其中所述RAM对于所有所述处理元件来说是全域的,使得所有处理元件均适合于经再配置以同时执行相同功能。
7.根据权利要求4或权利要求6所述的数据处理器,其中所有所述可配置逻辑单元均适合于在加载时间或在运行时间并行配置。
8.根据权利要求7所述的数据处理器,其中所有所述可配置逻辑单元均适合于在线程切换时配置。
9.根据权利要求7或权利要求8所述的数据处理器,其中所有所述可配置逻辑单元均适合于在程序控制下由其自身各自的处理元件同时配置/修改。
10.根据权利要求4所述的数据处理器,其中所有所述可配置逻辑单元均适合于通过其自身各自的处理元件在运行时间从微码存储器中的许多配置中选择特定配置来配置。
11.根据权利要求1所述的数据处理器,其中所有所述可配置逻辑单元均适合于响应于在编译时间从预定义函数库中进行选择来配置。
12.根据权利要求1所述的数据处理器,其中所有所述可配置逻辑单元均适合于按如下方式配置:响应于在编译时间由编译工具从对应用程序的分析中所作出的创建来配置。
13.根据前述权利要求中任一权利要求所述的数据处理器,其中所述处理器为SIMD处理器。
14.根据权利要求1所述的数据处理器,其中每一所述处理元件进一步包括算术逻辑单元。
15.根据权利要求14所述的数据处理器,其中所述可配置逻辑单元适合于执行饱和算术,且所述算术逻辑单元适合于执行非饱和算术。
16.根据权利要求1所述的数据处理器,其中所述可配置逻辑单元适合于模仿算术逻辑单元。
17.一种大体上如本文参看图式所描述的数据处理器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于CLEAR-SPEED科技公司,未经CLEAR-SPEED科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680006803.1/1.html,转载请声明来源钻瓜专利网。