[发明专利]驱动具有容性阻抗的器件的驱动方法和装置以及图像拾取装置无效
申请号: | 200680010881.9 | 申请日: | 2006-02-27 |
公开(公告)号: | CN101151891A | 公开(公告)日: | 2008-03-26 |
发明(设计)人: | 绢笠幸久;濑上雅博;广田功 | 申请(专利权)人: | 索尼株式会社 |
主分类号: | H04N5/335 | 分类号: | H04N5/335;H01L27/148 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 | 代理人: | 董方源 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 驱动 具有 阻抗 器件 方法 装置 以及 图像 拾取 | ||
1.一种用于驱动n个器件的驱动方法,所述n个器件中的每个器件被包括在组成n相LC谐振电路的多个相位阻抗电路之一中作为具有容性阻抗的器件,n是至少等于3的整数,其中,逻辑电平0、高阻抗电平或者逻辑电平1中的任一个被应用于所述相位阻抗电路的每个驱动点,使得引起谐振状态在所述相位阻抗电路之间顺序转移。
2.根据权利要求1所述的驱动方法,其中,所述逻辑电平0、所述高阻抗电平和所述逻辑电平1中的任一个按照所述相位阻抗电路之间的2π/n相位差被应用于所述驱动点中的每一个。
3.根据权利要求1所述的驱动方法,其中,所述具有容性阻抗的n个器件中的每个器件被驱动使得增加所述n相LC谐振电路中的表观功率。
4.根据权利要求1所述的驱动方法,其中,所述具有容性阻抗的n个器件中的每个器件被驱动使得允许所述n相LC谐振电路达到接近1的功率因数。
5.一种用于驱动n个器件的驱动装置,所述n个器件中的每个器件被包括在组成n相LC谐振电路的相位阻抗电路之一中作为具有容性阻抗的器件,n是至少等于3的整数,所述驱动装置包括
驱动电路,所述驱动电路用于生成脉冲信号,以驱动所述相位阻抗电路中的驱动点,使得引起谐振状态在所述相位阻抗电路之间顺序转移。
6.一种用于驱动被包括在n相LC谐振电路中的n个器件的驱动装置,所述n个器件中的每个器件是具有容性阻抗的器件,所述驱动装置包括驱动电路,所述驱动电路用于生成脉冲信号,以驱动所述n相LC谐振电路的驱动点,以便设置所述驱动点中的每一个处的逻辑电平0、高阻抗电平或者逻辑电平1中的任一个。
7.根据权利要求6所述的驱动装置,其中,所述驱动电路生成脉冲信号,以将逻辑电平0、高阻抗电平或者逻辑电平1中的任一个应用于在所述n相LC谐振电路中所使用的相位阻抗电路的每个驱动点,使得引起谐振状态在所述相位阻抗电路之间顺序转移。
8.根据权利要求5至7中的任何一个所述的驱动装置,其中,所述脉冲信号被生成为用于驱动所述驱动点以在所述相位阻抗电路之间维持2π/n相位差的信号。
9.根据权利要求7所述的驱动装置,其中,通过在所述逻辑电平0和所述逻辑电平1之间建立所述高阻抗电平,所述逻辑电平0被改变到所述逻辑电平1,而通过在所述逻辑电平1和所述逻辑电平0之间建立所述高阻抗电平,所述所述逻辑电平1被改变到所述逻辑电平0。
10.根据权利要求7所述的驱动装置,其中,通过从向每个所述驱动点提供所述逻辑电平0或者逻辑电平1的第一阶段转变为向每个所述驱动点提供所述逻辑电平0、所述高阻抗电平或者所述逻辑电平1的稳态阶段来驱动所述每个具有容性阻抗的n个器件。
11.根据权利要求10所述的驱动装置,其中,从所述第一阶段到所述稳态阶段的所述转换是通过以下步骤进行的:
通过在所述逻辑电平0和所述逻辑电平1之间建立所述高阻抗电平而将所述逻辑电平0改变为所述逻辑电平1,并且通过在所述逻辑电平1和所述逻辑电平0之间建立所述高阻抗电平而将所述逻辑电平1改变为所述逻辑电平0;以及
逐渐地增加所述高阻抗电平的时段。
12.根据权利要求10所述的驱动装置,其中,从所述第一阶段到所述稳态阶段的所述转变是逐渐进行的。
13.根据权利要求10所述的驱动装置,其中,所述驱动电路包括:
多个单独的驱动电路,每个驱动电路用于设置所述相位阻抗电路之一的驱动点处的逻辑电平;以及
选择电路,用于选择所述单独的驱动电路的输出之一,以逐渐地进行从所述第一阶段到所述稳态阶段的所述转变。
14.根据权利要求10所述的驱动装置,其中,从所述第一阶段到所述稳态阶段的所述转变是连续进行的。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼株式会社,未经索尼株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680010881.9/1.html,转载请声明来源钻瓜专利网。