[发明专利]用于非均匀采样信号的可变插值器和方法无效

专利信息
申请号: 200680014664.7 申请日: 2006-04-28
公开(公告)号: CN101167254A 公开(公告)日: 2008-04-23
发明(设计)人: 鲁希阿诺·佐索;阿兰·P·金;戴维·P·莱斯特 申请(专利权)人: 飞思卡尔半导体公司
主分类号: H03M7/00 分类号: H03M7/00;G06F17/17
代理公司: 中国国际贸易促进委员会专利商标事务所 代理人: 王永刚
地址: 美国得*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 用于 均匀 采样 信号 可变 插值器 方法
【权利要求书】:

1.一种可变插值器,其具有插值因子L以执行输入信号的插值,其中L是可变的并且包括最小值,该可变插值器包括:

差分器,其具有输入和输出,其中差分器响应差分器输入上的插值器输入信号以执行插值的差分器部分并在差分器输出上提供差分器结果信号;

斩波器,其被耦合到差分器以将差分器结果信号斩波为L的最小值的函数,其中对于包含其中存在至少一个最短持续时间的采样和至少一个超过最短持续时间的持续时间的采样的非均匀采样信号的插值器输入信号,L的最小值对应于最短持续时间的采样的持续时间,而对于包含其中采样为固定持续时间的均匀采样信号的插值器输入信号,L的最小值对应于固定持续时间;以及

积分器,其具有输入和输出,其中积分器响应积分器输入上的斩波差分器结果信号以执行插值的积分器部分并在积分器输出上提供积分器结果信号,积分器输出对应于可变插值器的输出。

2.根据权利要求1所述的可变插值器,其中,斩波器通过强制使差分器结果信号的采样的、可能超出最短持续时间L的任何部分归零,将差分器结果信号斩波为L的最小值的函数。

3.根据权利要求1所述的可变插值器,其中,斩波器包括用于接收差分器结果信号的斩波器输入、用于接收插值器选通脉冲信号的插值器选通脉冲输入、用于接收时钟信号的时钟输入、以及输出,其中斩波器响应斩波器输入上的差分器结果信号以(i)将差分器结果信号斩波为L的最小值、插值器选通脉冲信号和时钟信号的函数并且(ii)在斩波器输出上提供斩波差分器结果信号。

4.根据权利要求3所述的可变插值器,其中,斩波差分器结果信号包括未归零部分和归零部分,未归零部分对应于基于持续时间等于最短持续时间的、每个插值器输入信号采样的初始部分的差分器结果,归零部分对应于持续时间长于最短持续时间的、每个插值器输入信号采样的后续部分的差分器结果。

5.根据权利要求1所述的可变插值器,其中,差分器包括单位延迟和求和节点,差分器输入被耦合到单位延迟的输入和求和节点的正输入,单位延迟具有用于接收插值器选通脉冲信号的输入、用于接收时钟信号的时钟输入、以及输出,单位延迟响应(i)差分器输入上的信号、(ii)插值器选通脉冲信号、和(iii)时钟信号以在单位延迟输出上输出单位延迟输出信号,单位延迟输出被耦合到求和节点的负输入,求和节点还包括输出,求和节点响应求和节点输入上的信号以在求和节点输出上输出求和输出信号,求和节点输出对应于差分器的输出。

6.根据权利要求1所述的可变插值器,其中,积分器包括求和节点、单位延迟和缩放器,积分器输入被耦合到求和节点的第一正输入,求和节点还具有第二正输入和输出,求和节点响应求和节点输入上的信号以在求和节点输出上输出求和输出信号,求和节点输出被耦合到单位延迟的输入,单位延迟还具有时钟输入和输出,单位延迟响应求和节点输出信号和时钟输入上的时钟信号以在单位延迟输出上输出单位延迟输出信号,单位延迟输出被耦合到求和节点的第二正输入和缩放器的输入上,缩放器还具有输出,缩放器响应单位延迟输出信号以在缩放器输出上输出缩放输出信号,缩放器输出对应于可变插值器的输出。

7.根据权利要求1所述的可变插值器,其中,斩波器包括差分器的一部分。

8.根据权利要求7所述的可变插值器,其中,差分器包括第一单位延迟、斩波器延迟、以及第一求和节点,斩波器延迟包括用于接收插值器选通脉冲信号的输入、用于接收时钟信号的时钟输入、以及输出,斩波器延迟响应(a)插值器选通脉冲信号和(b)时钟信号以在斩波器延迟输出上输出斩波器延迟插值器选通脉冲信号,差分器输入被耦合到第一单位延迟的输入和第一求和节点的正输入上,第一单位延迟具有用于接收斩波器延迟插值器选通脉冲信号的输入、用于接收时钟信号的时钟输入、以及输出,第一单位延迟响应(i)差分器输入上的信号、(ii)斩波器延迟插值器选通脉冲信号、和(iii)时钟信号以在第一单位延迟输出上输出第一单位延迟输出信号,第一单位延迟输出被耦合到第一求和节点的负输入上,第一求和节点还包括输出,第一求和节点响应第一求和节点输入上的信号以在第一求和节点输出上输出求和输出信号,第一求和节点输出对应于差分器的输出。

9.根据权利要求8所述的可变插值器,其中,L包括从包括十六和十七的组中选择的值,L的最小值等于十六。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200680014664.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top