[发明专利]半导体器件有效

专利信息
申请号: 200680018515.8 申请日: 2006-05-25
公开(公告)号: CN101194276A 公开(公告)日: 2008-06-04
发明(设计)人: 盐野入丰;松嵜隆德 申请(专利权)人: 株式会社半导体能源研究所
主分类号: G06K19/07 分类号: G06K19/07;H01L21/822;H01L27/04;H01L29/786;H02J17/00;H04B1/16
代理公司: 中国专利代理(香港)有限公司 代理人: 张雪梅;张志醒
地址: 日本神*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 半导体器件
【说明书】:

技术领域

本发明涉及一种半导体器件,其能够进行无线数据通信。此外,本发明还涉及一种其中仅接收数据或者仅传输数据的半导体器件。

背景技术

近些年,由于被称作普遍存在的信息社会,因此控制环境使得任何时候和任何地点只要他/她想,就能访问信息网络。在这种环境下,分开验证技术吸引了注意,从而给每个对象分配ID(识别号码);因此,阐明对象历程,并利于制造、管理等。特别是,使用能进行无线数据通信的半导体器件的RFID(射频识别)技术,如RFID标签(也称作IC标签、IC芯片、RF(射频)标签、无线标签、电子标签和应答器)已投入使用。

将参考图2说明能够进行无线数据通信的半导体器件的一般结构。

能够进行无线数据通信的半导体器件101包括天线102和半导体集成电路111。半导体器件101中的电路被分成模拟部分914和数字部分915。半导体集成电路111具有电路块如高频电路103、电源电路104、复位电路105,时钟产生电路106、数据解调电路107、数据调制电路108、控制电路109以及存储器电路110。电源电路104具有电路块如整流电路112、存储电容器113和恒压电路114。

接下来,将参考图3的时序图解释如图2中所示半导体器件101的操作。

从图2中的天线102接收无线信号如图3中的A’。通过图2中的高频电路103将无线信号A’输入到电源电路104。在电源电路104中无线信号A’被输入到整流电路112。输入到整流电路112中的无线信号A’被整流并且通过存储电容器113被进一步平滑。因此,第一高电源电势(以下,称作VDDH)通过电源电路104产生(图3中的B’)。此外,电源电路104还通过恒压电路114(图3中的C’)从VDDH产生第二高电源电势(以下,称作VDD)。VDD是低于VDDH的电势。注意,在构成半导体集成电路111的多个电路中,低电源电势(以下,称作VSS)是共用的,且例如可使用GND。对应于VDD和VSS之间电势差的第一DC电源电压和对应于VDD和VSS之间电势差的第二DC电源电压被提供到构成半导体集成电路111的该多个电路(模拟部分和数字部分)。第一DC电源电压是高于第二DC电源电压的电压。电压相互不同的两个DC电源电压(以下,还称作两种类型的DC电源电压)通过电源电路104产生。

此外,通过图2中的高频电路103被传送到解调电路107的信号如图3中的D’相似地被解调(解调信号911)。解调信号911被输入到时钟产生电路106,且时钟产生电路106输出时钟912。而且,信号通过高频电路103被输入到复位电路105,且复位电路105输出复位信号913。复位信号913、时钟912和解调信号911被传送到控制电路109。之后,被传送到控制电路109的信号通过控制电路109被分析。根据被分析的信号,输出存储在存储器电路110中的信息。从存储器电路110输出的信息通过控制电路109编码。而且,被编码的信号被输入到数据调制电路108中并通过天线102以无线信号被传送。

其中使用所接收的无线信号产生两种DC电源电压的结构在例如参考文献1:日本专利申请特开No.2002-319007中有描述。

发明内容

在能够进行无线数据通信的半导体器件101中,不向数据解调电路107提供VDD,且从数据解调电路107输出的解调信号911的电压幅度几乎与VDDH和VSS之间的电势差相同。

另一方面,时钟产生电路106和控制电路109被提供有作为高电源电势的VDD。此外,在时钟产生电路106和控制电路109中,输入信号中的一个是解调信号911。

由此,在时钟产生电路106和控制电路109中,作为输入信号中一个的解调信号911的电压幅度不同于所提供的电源电压(第二DC电源电压:对应于VDD和VSS之间的电势差)。因此,输入信号和电路中(时钟产生电路106和控制电路109)信号的电压幅度和脉冲宽度是不同的,或者在时钟产生电路106和控制电路109中,所输入信号和所输出信号的电压幅度和脉冲宽度是不同的。

例如,时钟产生电路106和控制电路109中的输入信号(对应于解调信号911)的脉冲宽度称作T1(图3中的D’)。在时钟产生电路106和控制电路109中的信号或者时钟产生电路106和控制电路109的输出信号中电压幅度变成VDD和VSS之间的电势差,与图3中的E’相似,且脉冲宽度变成T1+α(α是非0的数字)。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社半导体能源研究所,未经株式会社半导体能源研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200680018515.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top