[发明专利]串行链路装置、方法和系统有效
申请号: | 200680022376.6 | 申请日: | 2006-06-29 |
公开(公告)号: | CN101204052A | 公开(公告)日: | 2008-06-18 |
发明(设计)人: | K·坎纳盖萨比;K·多勒塔;D·邓宁;S·达伯拉 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H04L25/02 | 分类号: | H04L25/02 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 顾嘉运 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 串行 装置 方法 系统 | ||
1.一种串行链路电路,包括:
能够被分别打开和关闭的多个并联电流模驱动器;
按定相顺序打开所述多个并联电流模驱动器以从低功率模式中恢复的控制电路。
2.如权利要求1所述的串行链路电路,其特征在于,所述控制电路被耦合用于按所述定相顺序关闭所述多个并联电流模驱动器以进入所述低功率模式。
3.如权利要求1所述的串行链路电路,其特征在于,所述多个并联电流模驱动器的每一个包括被耦合由所述控制电路打开或关闭的电流源。
4.如权利要求3所述的串行链路电路,其特征在于,所述多个电流模驱动器的每一个还包括耦合至所述电流源的源终端网络。
5.如权利要求4所述的串行链路电路,其特征在于,所述源终端网络是可控制的,用以在进入所述低功率模式时增加终端电阻。
6.如权利要求1所述的串行链路电路,其特征在于,所述定相顺序的定时与向所述串行链路电路提供电能的供电网的共振特性相关。
7.如权利要求6所述的串行链路电路,其特征在于,所述定相顺序被定时以破坏性地组合所述供电网上的瞬变。
8.一种集成电路,包括:
具有一共振特性的供电网;以及
具有多个能够按与所述供电网的所述共振特性时间相关的顺序打开的并联驱动器的串行链路电路。
9.如权利要求8所述的集成电路,其特征在于,还包括被耦合用于打开所述多个并联驱动器以从低功率模式中恢复的控制电路。
10.如权利要求8所述的集成电路,其特征在于,所述串行链路电路包括能够随着所述多个并联驱动器被打开而改变终端值的可编程源终端。
11.如权利要求8所述的集成电路,其特征在于,所述串行链路电路包括按降低所述供电网上的瞬变的顺序打开所述多个并联驱动器的控制电路。
12.如权利要求11所述的集成电路,其特征在于,所述控制电路被耦合用以随着所述多个并联驱动器被打开而修改源终端的值。
13.一种电子系统,包括:
天线;
耦合至所述天线的射频电路;以及
耦合至所述射频电路的芯片组,其中所述芯片组包括处理器和存储器控制器,所述存储器控制器具有用以与存储器设备通信的串行链路电路,所述串行链路电路包括能够被分别启用和禁用的多个并联电流模驱动器,并且控制电路能够按定相顺序启用所述多个并联电流模驱动器以从低功率模式中恢复。
14.如权利要求13所述的电子系统,其特征在于,所述串行链路电路还包括耦合至所述多个电流模驱动器的源终端网络。
15.如权利要求13所述的电子系统,其特征在于,所述定相顺序的定时与向所述串行链路电路提供电能的供电网的共振特性相关。
16.如权利要求15所述的电子系统,其特征在于,所述定相顺序被定时以破坏性地组合所述供电网上的瞬变。
17.一种方法,包括:
通过降低电流驱动器内的所述电流并增加源终端而在低功率模式期间留置串行链路。
18.如权利要求17所述的方法,其特征在于,还包括当从所述低功率模式中恢复时增加所述电流驱动器内的所述电流并降低所述源终端。
19.如权利要求18所述的方法,其特征在于,增加所述电流包括按一定相顺序打开多个并联电流驱动器,其中所述定相顺序与供电网的共振特性相关。
20.如权利要求19所述的方法,其特征在于,打开多个并联电流驱动器包括按一定相顺序打开所述多个并联电流驱动器以造成所述供电网上的瞬变破坏性地相加。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680022376.6/1.html,转载请声明来源钻瓜专利网。