[发明专利]用于数据处理的方法和设备无效
申请号: | 200680029222.X | 申请日: | 2006-07-26 |
公开(公告)号: | CN101238447A | 公开(公告)日: | 2008-08-06 |
发明(设计)人: | W·普费弗;R·韦伯尔;B·米勒;F·哈特维克;W·哈特;R·安格鲍尔;E·博尔;T·科特克;Y·科拉尼;R·格默利克 | 申请(专利权)人: | 罗伯特·博世有限公司 |
主分类号: | G06F11/16 | 分类号: | G06F11/16;G06F11/18 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 卢江;魏军 |
地址: | 德国斯*** | 国省代码: | 德国;DE |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 数据处理 方法 设备 | ||
现有技术
现今已经在不同的地方采用或计划采用双核μC架构。在此,原则上可以区分两种变型方案。
在锁步模式中采用:该锁步模式主要被设想用于具有高的错误识别要求的应用、例如安全性相关应用。两个核同时处理相同的任务。比较单元检查两个结果是否相同,并且在“良好”的情况下转发结果。在错误情况下生成错误信号。
在性能模式中采用:在此情况下,两个核在很大程度上互相独立地工作。尤其是它们在相同的时间处理不同的任务,并且因此可以呈现出更高的计算效率。这种方案被不同的半导体制造商通知和采用,并且被认为是未来的主要的性能提高方法之一。
在许多科学出版物中主要从可并行性(性能增益)角度论述了多核架构。
在单个核的成本下降的情况下,即使在对成本很敏感的应用中也可以在一个处理器上集成明显多于两个的核。
本发明的优点
本发明的任务是在多处理器系统中连接存在的执行单元,使得可以不仅执行错误识别任务,而且执行按照性能所设计的任务。在本发明中有利的是,在同一个计算机系统上可以不仅执行要求计算机系统的高的错误识别特性的任务,而且执行提出高的性能要求的任务。
随着技术水平的进步,处理单元的花费与存储器相比变得越来越小。因此多核的提供在技术上是有意义的,并且也已经在实践中被利用,但是迄今尤其是希望有更高的性能。这里所介绍的结构提供多个固定地连接的配置,这些配置可以按照要求被用于不同的任务。
有利地包含有一种用于利用至少三个相同的或相同类型的执行单元进行数据处理的设备,其特征在于,存在至少一个比较装置,并且至少两个执行单元被分组,使得至少两个执行单元的输出信号与至少一个比较装置相连接。
有利地包含有一种设备,其特征在于,比较装置被构造,使得这些比较装置根据执行单元的输出信号按照能预先规定的规则形成输出信号。
有利地包含有一种设备,其特征在于,比较装置被构造,使得这些比较装置根据比较结果生成至少一个错误信息。
有利地包含有一种设备,其特征在于,比较装置被构造,使得这些比较装置根据比较结果输出至少一个状态信号。
有利地包含有一种设备,其特征在于,比较装置被构造,使得这些比较装置根据比较结果输出至少一个状态信号,并且该信号包含第一标识。
有利地包含有一种设备,其特征在于,比较装置被构造,使得这些比较装置根据比较结果输出至少一个状态信号,该信号包含第一标识,并且根据该第一标识对输出信号的进一步处理作出判定。
有利地包含有一种设备,其特征在于,存在装置,这些装置将要处理的数据处理任务根据这些数据处理任务的第二标识分配到所包含的执行单元或执行单元组上。
有利地说明了一种用于在具有至少三个相同的或相同类型的执行单元和至少一个比较装置的设备中进行数据处理的方法,其特征在于,借助比较装置来比较至少两个执行单元的输出信号。
有利地说明了一种方法,其特征在于,至少一个比较装置根据至少两个执行单元的输出信号按照能预先规定的规则形成输出信号。
有利地说明了一种方法,其特征在于,至少一个比较装置根据至少两个执行单元的输出信号的比较结果生成至少一个错误信息。
有利地说明了一种方法,其特征在于,至少一个比较装置根据至少两个执行单元的输出信号的比较结果输出至少一个状态信号。
有利地说明了一种方法,其特征在于,至少一个比较装置根据至少两个执行单元的输出信号的比较结果生成至少一个状态信号,并且该信号包含第一标识。
有利地说明了一种方法,其特征在于,状态信号的第一标识根据比较装置的错误信息形成,或包含该错误信息。
有利地说明了一种方法,其特征在于,状态信号的第一标识根据用于生成至少一个比较装置的输出信号的能预先规定的规则形成,或者包含该规则。
有利地说明了一种方法,其特征在于,至少一个比较装置根据至少两个执行单元的输出信号的比较结果生成至少一个状态信号,该信号包含第一标识,并且根据该标识对输出信号的进一步处理作出判定。
有利地说明了一种方法,其特征在于,将要处理的数据处理任务根据这些数据处理任务的第二标识分配到至少三个执行单元或执行单元组上。
从权利要求的特征以及说明书中得出其它的优点和有利的扩展方案。
附图
图1展示了具有三个执行单元的多处理器系统,
图2展示了具有四个执行单元的多处理器系统,
图3展示了具有四个执行单元的多处理器系统,
图4展示了具有五个执行单元的多处理器系统。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于罗伯特·博世有限公司,未经罗伯特·博世有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680029222.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种具有防电墙结构的即热式水龙头
- 下一篇:撬开式阀塞自动排气阀