[发明专利]一种倍速传输数字视频数据的方法无效
申请号: | 200710052584.7 | 申请日: | 2007-06-28 |
公开(公告)号: | CN101159866A | 公开(公告)日: | 2008-04-09 |
发明(设计)人: | 胡志雄 | 申请(专利权)人: | 武汉恒亿电子科技发展有限公司 |
主分类号: | H04N7/26 | 分类号: | H04N7/26 |
代理公司: | 湖北武汉永嘉专利代理有限公司 | 代理人: | 胡建平 |
地址: | 430074湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 传输 数字视频 数据 方法 | ||
技术领域
本发明涉及视频信号处理领域,尤其涉及到一种倍速传输数字视频数据的方法。
背景技术
在计算机及信息技术领域,尤其是数字视频信号处理领域,通常都会采用数字信号处理器(DSP)和片上系统(SOC)作为数字视频信号的核心处理单元。ITU-656格式是国际电联组织制定的一种通过并行数据线和时钟线传输视频数据的接口,如图3所示。视频信号的行同步和场同步通过嵌入在数据流中的特征标示数据携带,支持ITU-656接口的数字视频处理芯片在接收数据流的时候,通过检测特征数据,恢复行场同步,从而从数据流中获取有效视频数据。由于ITU-656接口省去了行场同步以及消隐信号管脚,接口简单,因此在数字视频处理领域得到广泛应用,但DSP、SOC等芯片通常只有较少的数字视频信号输入通道,而且每个通道只能够输入一路分辨率为D1(NTSC:720×480;PAL:720×576)或4CIF(NTSC:704×480;PAL:704×576)的实时图像。但实际应用中,常会出现要处理的实时数字视频信号远大于两路(如八路),且每路图像的分辨率仅为CIF(NTSC:352×240;PAL:352×288)、2CIF(NTSC:704×240;PAL:704×288)、Half D1(NTSC:720×240;PAL:720×288)的状况;而且近年来,由于DSP等芯片的处理能力不断提高,其处理能力和工作频率完全能够承受对多路CIF、2CIF、Half D1数字图像的处理。从而DSP和SOC等芯片的视频输入通道过少成为数字视频信号处理芯片高效率应用的瓶颈之一。
发明内容
本发明所要解决的技术问题是:提供一种倍速传输数字视频数据的方法,该方法能够解决数字视频信号处理芯片高效率应用的瓶颈。
本发明所采用的技术方案为:所述传输方法是将输入的多路分辨率为D1或4CIF的ITU-656数字视频信号进行解码、采样和合成,其中每四路视频信号合成为一路分辨率为D1或4CIF的ITU-656数字视频信号;并重定义视频信号输入输出接口的信息格式为类ITU-656标准,然后将合成后的两路或者多路分辨率为D1或4CIF的数字视频信号通过数字视频输入接口输入到数字视频信号处理单元。
该方法利用了ITU-656标准接口,能够使数字视频信号处理单元中的芯片得到高效率利用。本发明在满足数字信号处理单元输入通道要求和处理能力的前提下能够接收更多信道、更多数据量的数字视频信号,成倍提高了视频信号的传输效率,实用性较强,具有广泛的应用前景。
附图说明
图1为FPGA实现多路视频合成处理的工作原理图。
图2为通过两个接口倍速传输4路D1的FPGA实现原理图。
图3为标准ITU-656数字视频信号的格式示意图。
图4为可以传输两路分辨率为D1的视频信号的类ITU-656接口定义原理图。
具体实施方式
本发明的工作原理如图1所示,是将输入的多路分辨率为D1或4CIF的ITU-656数字视频信号进行解码、采样和合成,其中每四路视频信号合成为一路分辨率为D1或4CIF的ITU-656数字视频信号;并重定义视频信号输出接口的信息格式为类ITU-656标准,然后将合成后的分辨率为D1或4CIF的数字视频信号通过数字视频输入接口输入到数字视频信号处理单元。
本发明的步骤包括:
(1)采用视频A/D转换芯片,将模拟视频信号转换为ITU-656数字视频信号,该数字视频信号的分辨率为D1或4CIF,再将数字视频信号输入到可编程逻辑器件;
(2)由可编程逻辑器件对步骤(1)中输入的每路数字视频信号分别进行ITU-656格式解码,提取活动视频区域的有效图像数据,并重采样,经过解码和采样后的各路数字视频信号的分辨率为CIF;
(3)将步骤(2)解码和采样后的各路数字视频信号进行合成,其中每四路分辨率为CIF的数字视频信号合成为一路分辨率为D1或4CIF的标准ITU-656信号;
(4)改变可编程逻辑器件的输出接口和数字视频信号处理单元的输入接口的信号格式定义,实现一种类ITU-656标准的格式。然后将步骤(3)所合成的视频信号按照类ITU-656标准从可编程逻辑器件的输出接口分时输入到数字视频信号处理单元的输入接口。
对各步骤的详细说明:
本发明步骤(1)中可使用合适的视频解码器来将模拟视频信号转换为ITU-656数字视频信号,该数字视频信号的制式可为PAL或NTSC。
步骤(2)、(3)通过在可编程逻辑器件上进行硬件编程来完成视频信号的解码、采样、合成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉恒亿电子科技发展有限公司,未经武汉恒亿电子科技发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710052584.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:可调整振荡频率的振荡装置
- 下一篇:一种调节室内二氧化碳浓度的方法
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置