[发明专利]显示阵列驱动电路及其驱动方法有效

专利信息
申请号: 200710106822.8 申请日: 2007-05-10
公开(公告)号: CN101303847A 公开(公告)日: 2008-11-12
发明(设计)人: 饶永年;林政男 申请(专利权)人: 瑞鼎科技股份有限公司
主分类号: G09G5/36 分类号: G09G5/36;G09G5/00
代理公司: 北京康信知识产权代理有限责任公司 代理人: 章社杲;李丙林
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 显示 阵列 驱动 电路 及其 方法
【说明书】:

技术领域

发明涉及一种显示阵列驱动电路,特别涉及一种可节省功率消耗的显示阵列驱动电路。

背景技术

目前应用于便携式电子装置(portable electronic apparatuses)的液晶显示器,为薄膜晶体管(TFT,thin film transistor)液晶显示器、或超扭曲向列型(STN,Super Twisted Nematic)液晶显示器,两种液晶显示器均需要设置相应的内存,用以存放程序或欲显示的图像数据,且需通过电池以维持储存在内存的程序或图像数据有效性。

一般而言,上述内存可为六晶体管静态随机存取内存(6T-SRAM)或单晶体管随机存取内存(1T-RAM)。六晶体管静态随机存取内存(6T-SRAM)由于速度快并具有制造工艺兼容的单元结构,而广泛地被采用,但往往占据大量的布局面积。相对地,单晶体管随机存取内存(1T-RAM)虽可满足低芯片面积的需求,但需周期性的刷新(refresh)储存在电容上的数据,此还额外增加耗电量。

除此之外,请见图1。图1是显示已知一液晶显示器中用以储存图像数据的内存10方框图。如图1所示,该内存连续地储存图像的像素数据,例如:R0、R1、...、G0、G1、...、B0、B1、...。其中,R、G、B分别表示一像素的三原色,而每一原色均以6位的数据表示,即一像素可以R0~R5、G0~G5、及B0~B5表示。当该液晶显示器运行在一预定模式,例如:闲置模式或休眠模式,此时仅需显示R5、B5、及G5的像素数据,因此,为维持其它不需显示的像素数据有效性,还将消耗额外的功率。

为解决上述的问题,需要一种整合六晶体管静态随机存取内存(6T-SRAM)及单晶体管随机存取内存(1T-RAM)的内存,同时改善显示的方式,以减少内存的耗电量,延长电子装置的使用时间。

发明内容

有鉴于此,本发明提供一种显示阵列驱动电路,以有效地达到降低功率消耗的目的。

该显示阵列驱动电路,包括:第一内存块、第二内存块、以及主电路。该第一内存块,用以储存像素数据的最高有效位。该第二内存块,用以储存该像素数据的其它非最高有效位。该主电路,当该显示阵列运行在一预定模式时,由该第一内存块取得该像素数据的最高有效位,并显示在显示阵列上,以及停止维持该第二内存块中的该非最高有效位的数据有效性,以节省功率消耗。而当该显示阵列运行在正常模式时,则该主电路分别从该第一及第二内存块中取得该像素数据的内容,并显示在显示阵列上。该预定模式为闲置模式或休眠模式。该显示阵列运行在该预定模式时,若该第二内存块为六晶体管静态随机存取内存(6T-SRAM)时,该主电路则切断或降低该第二内存块的电源供应;若该第二内存块为单晶体管随机存取内存(1T-RAM),该主电路停止该第二内存块的数据刷新动作,其目的用以使该主电路停止维持该第二内存块的数据有效性。

值得一提的是,上述第一及第二内存块,可一同整合在一内存单元中。也可将该第一及第二内存块分别设置在第一内存单元及第二内存单元中。

为获致上述的目的,本发明更提出一种显示阵列驱动方法,应用于一显示阵列驱动电路,用以降低显示时所造成的功率消耗,该方法的步骤包括:将用以显示的像素数据的最高有效位储存至第一内存块;将该像素数据的其它非最高有效位储存至第二内存块;检测该显示阵列的运行模式;以及依据该显示阵列的运行模式,主电路通过该第一及第二内存块取得显示的像素数据。其中,当该显示阵列运行在预定模式时,该主电路通过该第一内存块取得该像素数据并显示在该显示阵列上,同时停止维持该第二内存块中的像素数据有效性。该预定模式为闲置模式或休眠模式。且其中,当该显示阵列运行在正常模式时,该主电路分别由该第一及第二内存块取得该像素数据,并显示在该显示阵列上。该方法的步骤还包括,当该显示阵列运行在该预定模式时,该主电路继续维持该第一内存块中的该最高有效位的数据有效性。其中,停止维持该第二内存块的数据有效性的步骤,还包括:当该第二内存块为六晶体管静态随机存取内存(6T-SRAM)时,该主电路切断或降低该第二内存块的电源供应;当该第二内存块为单晶体管随机存取内存(1T-RAM)时,该主电路停止该第二内存块的数据刷新动作。其中,该第一内存块及该第二内存块,可整合至内存单元中、或分别设置在第一内存单元及第二内存单元中。

由于当该显示阵列运行在预定模式时,该主电路通过该第一内存块取得该像素数据并显示在该显示阵列上,同时停止维持该第二内存块中的像素数据有效性,这就减少了内存的耗电量,延长了电子装置的使用时间。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞鼎科技股份有限公司,未经瑞鼎科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200710106822.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top