[发明专利]存储器及控制装置有效
申请号: | 200710110080.6 | 申请日: | 2007-06-14 |
公开(公告)号: | CN101089995A | 公开(公告)日: | 2007-12-19 |
发明(设计)人: | 宫本英明 | 申请(专利权)人: | 三洋电机株式会社 |
主分类号: | G11C16/06 | 分类号: | G11C16/06 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 李香兰 |
地址: | 日本国大阪府守*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 控制 装置 | ||
1.一种存储器,具备:
非易失性存储器单元阵列,包含用于依次储存数据的多个非易失性存 储器单元;
第一保持电路,被配置为对所述非易失性存储器单元阵列的储存有第 一数据的存储器区域的开头地址即第一地址进行保持;
第二保持电路,被配置为对第二地址和所述第一数据的尺寸量中至少 任一方进行保持,该第二地址是所述非易失性存储器单元阵列的储存有所 述第一数据的存储器区域的终端地址;和
动作控制电路,被配置为基于用于控制所述非易失性存储器单元阵列 的控制信号,进行以下动作:用于改写所述第一保持电路所保持的所述第 一地址的动作、用于改写所述第二保持电路所保持的所述第二地址或改写 所述第一数据的尺寸量的动作、和用于继续保持所述第一保持电路所保持 的所述第一地址及所述第二保持电路所保持的所述第二地址、或所述第一 数据的尺寸量的动作,
其中如果电源下降,则向所述非易失性存储器单元写入所述第一地址 和所述第二地址或所述第一数据的尺寸量。
2.根据权利要求1所述的存储器,其特征在于,
还具备:用于检测所述电源下降的电源下降检测电路。
3.根据权利要求1所述的存储器,其特征在于,
还具备:
第三保持电路,被配置为对所述非易失性存储器单元阵列的储存有第 二数据的存储器区域的开头地址即第三地址进行保持;和
第四保持电路,被配置为对第四地址和所述第二数据的尺寸量之间的 至少任一方进行保持,该第四地址是所述非易失性存储器单元阵列的储存 有所述第二数据的存储器区域的终端地址;
其中所述动作控制电路被配置为对在所述第二数据所对应的存储器 区域禁止写入或允许写入进行控制。
4.根据权利要求3所述的存储器,其特征在于,
还具备保护判定电路,被配置为对向位于所述第三保持电路所保持的 所述第三地址、和所述第四保持电路所保持的所述第四地址之间的地址所 对应的存储器区域禁止写入或允许写入进行判定。
5.根据权利要求1所述的存储器,其特征在于,
所述动作控制电路包括被配置为对存储块激活信号、读出信号、写入 信号及寄存器设定信号进行识别的模式判定电路,基于所述模式判定电路 的识别,在输入所述读出信号或所述写入信号时,向所述第一保持电路及 所述第二保持电路分别写入且保持所述第一地址及所述第二地址。
6.根据权利要求1所述的存储器,其特征在于,
所述非易失性存储器单元包括铁电体存储器单元。
7.一种控制装置,具备:
译码电路,被配置为将从光盘读出的数据进行译码;
存储器,包括:非易失性存储器单元阵列,包含被配置为依次储存由 所述译码电路译码后的数据的多个非易失性存储器单元;第一保持电路, 被配置为对第一地址进行保持,该第一地址是储存有所述非易失性存储器 单元阵列所储存的由所述译码电路译码后的数据即第一数据的存储器区 域的开头地址;第二保持电路,被配置为对储存有所述第一数据的所述存 储器区域的终端地址即第二地址或所述第一数据的尺寸量进行保持;和动 作控制电路,被配置为基于用于控制所述非易失性存储器单元阵列的控制 信号,进行以下动作:用于改写所述第一保持电路所保持的所述第一地址 的动作、用于改写所述第二保持电路所保持的所述第二地址或改写所述第 一数据的尺寸量的动作、和用于继续保持所述第一保持电路所保持的所述 第一地址及所述第二保持电路所保持的所述第二地址、或所述第一数据的 尺寸量的动作;和
控制电路,被配置为控制所述存储器及所述译码电路,
其中如果电源下降,则向所述非易失性存储器单元写入所述第一地址 和所述第二地址或所述第一数据的尺寸量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三洋电机株式会社,未经三洋电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710110080.6/1.html,转载请声明来源钻瓜专利网。