[发明专利]控制访问寄存器的装置、方法及集成电路芯片有效
申请号: | 200710118420.X | 申请日: | 2007-07-05 |
公开(公告)号: | CN101078998A | 公开(公告)日: | 2007-11-28 |
发明(设计)人: | 马黎 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | G06F11/00 | 分类号: | G06F11/00 |
代理公司: | 北京同立钧成知识产权代理有限公司 | 代理人: | 刘芳 |
地址: | 518129广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制 访问 寄存器 装置 方法 集成电路 芯片 | ||
技术领域
本发明涉及一种集成电路系统技术,尤其涉及一种控制访问寄存器的装置、方法及集成电路芯片。
背景技术
集成电路系统中,可靠性作为一个重要的指标,直接表示了集成电路系统的稳定性和可用性。系统的功能越强大,其需要配置的寄存器也就越多,例如数字信号处理器(DSP,Digital Signal processing)等专用集成电路芯片(ASIC Chip),都是通过特定的接口去访问和改写电路中其他专用芯片内部的寄存器来达到控制整个集成电路系统工作的目的。系统中的处理器根据软件指令配置该芯片的内部资源,如对系统中的寄存器进行设置,以及通过各类总线接口配置该芯片所管理的其他专用芯片,来执行软件指令。因此,芯片中的寄存器的设置直接决定了该芯片所处的工作模式及工作参数,寄存器设置是否正确,直接决定该芯片是否正常工作。实际系统中,由于受软件和硬件本身的可靠性限制,如:软件本身存在错误(BUG),硬件元器件出现失效导致程序错误等等,使得无法完全避免寄存器出现设置错误的情况。
为了避免错误设置寄存器,提高系统的可靠性,目前,有两种方案,一种方案是在系统中增加冗余硬件元器件,对实现某一功能的硬件作备份,当主电路异常时,启动备用电路并接替主用电路工作。另一种方案是增加软件可靠性,为控制器等增加看门狗等监控装置。
在实现本发明过程中,发明人发现现有技术中至少存在如下问题:增加冗余硬件元器件虽可实现功能电路的备份,却无法避免寄存器被误设,只是在误设寄存器后采取补救措施;提高软件可靠性无法解决硬件故障导致的问题,看门狗等监控装置虽然可在系统故障后对控制器作尝试性的恢复工作,但这仍无法避免寄存器被误设,也只是误设寄存器后采取的一种补救措施,并且需要在硬件完好的前提下实现,此外,在监控装置起作用前,仍存在一段不可控时间,影响系统正常工作。
发明内容
本发明实施例的目的在于针对现有技术存在的问题,提出一种控制访问寄存器的装置、方法及集成电路芯片,以避免寄存器被误设。
为实现上述目的,本发明实施例提供了一种控制访问寄存器的装置,包括:接口、第一模块、至少一个第二模块及与所述寄存器一一对应连接的第三模块;其中,接口用于接收外部电路发送的用于验证的验证信息;第一模块用于根据所述接口接收到的验证信息在预先设置的至少一个信息中找到匹配的信息,并根据所述匹配的信息生成指示连通电路的连接信号,其中,所述至少一个信息中的每一个信息与至少一个寄存器对应;所述至少一个第二模块中的每一个第二模块与至少一个寄存器对应连接,所述至少一个第二模块用于根据所述第一模块生成的连接信号连通对应的寄存器与所述外部电路;所述第三模块用于将所述外部电路完成访问寄存器的信息发送给所述第一模块;所述第一模块根据所述第三模块发送的信息生成另一信号,所述第二模块根据所述另一信号断开所述第三模块对应的寄存器与外部电路的连接。
为实现上述目的,本发明实施例还提供了一种控制访问寄存器的方法,包括:
接收用于验证的验证信息;
根据所述验证信息在预先设置的至少一个信息中找到匹配的信息后,发送用于指示连通电路的连接信号,其中,所述至少一个信息中的每一个信息与至少一个寄存器对应;
根据所述连接信号连通所述匹配的信息对应的寄存器与外部电路,所述外部电路访问对应的所述寄存器;
在所述根据连接信号连通寄存器与外部电路的步骤之后还包括:
确定所述外部电路已经完成对所述寄存器的访问后,断开所述寄存器与所述外部电路的连接。
为实现上述目的,本发明实施例还提供了一种集成电路芯片,包括寄存器,所述集成电路芯片还包括接口、第一模块、至少一个第二模块及与所述寄存器一一对应连接的第三模块;接口用于接收外部电路发送的用于验证的验证信息;所述第一模块用于根据所述接口接收到的验证信息在预先设置的至少一个信息中找到匹配的信息,并根据所述匹配的信息生成指示连通电路的连接信号,其中,所述至少一个信息中的每一个信息与至少一个寄存器对应;所述至少一个第二模块中的每一个第二模块与至少一个所述寄存器对应连接,所述至少一个第二模块用于根据所述第一模块生成的连接信号连通对应的寄存器与所述外部电路;所述第三模块用于将所述外部电路完成访问寄存器的信息发送给所述第一模块;所述第一模块根据所述第三模块发送的信息生成另一信号,所述第二模块根据所述另一信号断开所述第三模块对应的寄存器与外部电路的连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710118420.X/2.html,转载请声明来源钻瓜专利网。