[发明专利]一种提高基准钟性能的方法及系统有效
申请号: | 200710123829.0 | 申请日: | 2007-10-11 |
公开(公告)号: | CN101145864A | 公开(公告)日: | 2008-03-19 |
发明(设计)人: | 张庆 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518129广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 提高 基准 性能 方法 系统 | ||
1.一种提高基准钟性能的方法,其特征在于:
将原子钟信号和GPS信号锁相处理后得到锁相信号;将锁相信号输出给BITS作为最高优先级别的外部时钟同步信号,BITS受控于所述最高优先级别的外部时钟同步信号。
2.根据权利要求1所述的方法,其特征在于:所述原子钟信号作为锁相模块的本振信号,所述GPS信号作为锁相模块的参考信号,以完成所述锁相处理。
3.根据权利要求1所述的方法,其特征在于:所述GPS信号输出给所述BITS作为次高优先级别的外部时钟同步信号。
4.根据权利要求3所述的方法,其特征在于:所述原子钟信号输出给所述BITS作为第三优先级别的外部时钟同步信号。
5.根据权利要求4所述的方法,其特征在于:当最高优先级别的外部时钟同步信号正常时,BITS受控于最高优先级别的外部时钟同步信号;当最高优先级别的外部时钟同步信号劣化或者丢失时,BITS受控于次高优先级别的外部时钟同步信号;当次高优先级别的外部时钟同步信号劣化或者丢失时,BITS受控于第三优先级别的外部时钟同步信号;当第三优先级别的外部时钟同步信号劣化或者丢失时,BITS按照自身精度处于自由运转状态。
6.一种提高基准钟性能的系统,其特征在于:包括输入模块、锁相模块和BITS模块,所述输入模块向所述锁相模块提供输入信号;所述锁相模块用于处理所述输入模块提供的信号,并向所述BITS模块提供锁相信号作为最高优先级别的外部时钟同步信号;所述BITS模块受控于所述最高优先级别的外部时钟同步信号。
7.根据权利要求6所述的系统,其特征在于:所述输入模块包括原子钟设备和GPS设备,所述原子钟设备的输出信号作为锁相模块的本振信号,所述GPS设备的输出信号作为锁相模块的参考信号。
8.根据权利要求7所述的系统,其特征在于:
所述GPS设备输出端与BITS模块相连,向所述BITS模块提供GPS信号,该GPS信号作为次高优先级别的外部时钟同步信号;
所述原子钟设备输出端与BITS模块相连,向所述BITS设备提供原子钟信号,该原子钟信号作为第三优先级别的外部时钟同步信号。
9.根据权利要求8所述的系统,其特征在于:所述BITS模块用于接收锁相信号、GPS信号和原子钟信号作为外部时钟同步信号;当最高优先级别的外部时钟同步信号正常时,所述BITS模块受控于最高优先级别的外部时钟同步信号;当最高优先级别的外部时钟同步信号劣化或者丢失时,所述BITS模块受控于次高优先级别的外部时钟同步信号;当次高优先级别的外部时钟同步信号劣化或者丢失时,所述BITS模块受控于第三优先级别的外部时钟同步信号;当第三优先级别的外部时钟同步信号劣化或者丢失时,所述BITS模块按照自身精度处于自由运转状态。
10.根据权利要求6所述的系统,其特征在于:所述锁相模块是独立的设备或者是所述BITS模块的一部分。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710123829.0/1.html,转载请声明来源钻瓜专利网。