[发明专利]用智能最近最少使用方案在高速缓存中进行功率性能调整无效
申请号: | 200710126666.1 | 申请日: | 2007-05-04 |
公开(公告)号: | CN101097547A | 公开(公告)日: | 2008-01-02 |
发明(设计)人: | S·达马拉于;S·梅于兰;T·特林;P·拉瓦尔;P·史密斯 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F12/12 | 分类号: | G06F12/12;G06F1/32 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 曾祥夌;张志醒 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 智能 最近 最少 使用 方案 高速缓存 进行 功率 性能 调整 | ||
1.一种降低高速缓存功率消耗的装置,包括:
N-路组相联顺序高速缓存;以及
耦合到所述N-路组相联顺序高速缓存的路选择器,所述路选择器将 对地址范围的访问指引到所述N-路组相联顺序高速缓存中的N-路的子 集,所述N-路的子集被分配给地址范围,使用线性指令指针高阶位的一 部分来选择N-路的子集,基于高速缓存的顺序次序选择所述高阶位的一 部分,其中通过在最近最少使用条目的分配期间将选择限制于仅仅所述 N-路的子集来调整所述N-路组相联顺序高速缓存中的N-路以达成功率 与性能的折衷,并将未选择的路断电。
2.如权利要求1所述的装置,其特征在于,所述路选择器基于多种 模式中的一种模式来指引访问。
3.如权利要求1所述的装置,其特征在于,所述路选择器基于熔丝 的状态指引访问。
4.如权利要求1所述的装置,其特征在于,所述顺序高速缓存是指 令高速缓存。
5.如权利要求1所述的装置,其特征在于,所述路选择器搜索所述 N-路的子集以查找最近最少使用的条目。
6.如权利要求2所述的装置,其特征在于,所述多种模式中选定的 一种模式是可编程的。
7.如权利要求1所述的装置,其特征在于,所述N-路的子集是N/2。
8.如权利要求1所述的装置,其特征在于,所述N-路的子集是N/4。
9.一种降低高速缓存功率消耗的方法,包括:
提供N-路组相联顺序高速缓存;
将对地址范围的访问指引到所述N-路组相联顺序高速缓存中的N- 路的子集,所述N-路的子集被分配给地址范围,使用线性指令指针高阶 位的一部分来选择N-路的子集,基于高速缓存的顺序次序选择所述高阶 位的一部分;以及
通过在分配期间将选择限制于所述N-路的子集来调整所述N-路组 相联顺序高速缓存中的所述N-路以达成功率与性能的折衷,
其中将未选择的路断电。
10.如权利要求9所述的方法,还包括:
基于多种模式中的一种模式将访问限制于所述N-路的子集。
11.如权利要求9所述的方法,还包括:
基于熔丝的状态将访问限制于所述N-路的子集。
12.如权利要求9所述的方法,其特征在于,所述顺序高速缓存是 指令高速缓存。
13.如权利要求9所述的方法,还包括:
搜索所述N-路的子集以查找最近最少使用的条目。
14.如权利要求9所述的方法,其特征在于,所述多种模式中选定 的一种模式是可编程的。
15.如权利要求9所述的方法,其特征在于,所述N-路的子集是N/2。
16.如权利要求9所述的方法,其特征在于,所述N-路的子集是N/4。
17.一种降低高速缓存功率消耗的系统,包括:
动态随机存取存储器;以及
耦合到所述动态随机存取存储器的处理器,所述处理器包括:
N-路组相联顺序高速缓存;以及
耦合到所述N-路组相联顺序高速缓存的路选择器,所述路选择 器将对地址范围的访问指引到所述N-路组相联顺序高速缓存中的N-路的 子集,所述N-路的子集被分配给地址范围,使用线性指令指针高阶位的 一部分来选择N-路的子集,基于高速缓存的顺序次序选择所述高阶位的 一部分,其中通过在最近最少使用条目的分配期间将选择限制于仅仅所 述N-路的子集来调整所述N-路组相联顺序高速缓存中的N-路以达成功 率与性能的折衷,并将未选择的路断电。
18.如权利要求17所述的系统,其特征在于,所述顺序高速缓存是 指令高速缓存。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710126666.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:葛仙米野外资源的增殖方法
- 下一篇:高保湿性耐火材料用酚醛树脂及其合成方法