[发明专利]错误校正设备和记录及再现设备有效

专利信息
申请号: 200710160198.X 申请日: 2007-12-26
公开(公告)号: CN101256803A 公开(公告)日: 2008-09-03
发明(设计)人: 门松辉洋 申请(专利权)人: 恩益禧电子股份有限公司
主分类号: G11B20/18 分类号: G11B20/18
代理公司: 中原信达知识产权代理有限责任公司 代理人: 钟强;谷惠敏
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 错误 校正 设备 记录 再现
【说明书】:

技术领域

本发明涉及错误校正设备,以及更具体地说,涉及将校正后的数据存储在由多个存储区组成的数据缓冲器中的错误校正设备。

背景技术

由于蓝光标准和HD DVD(高清晰度数字通用盘)标准,最近已经加速了具有高容量的记录介质的开发。在一些DVD盘设备中,需要高速处理大量数据。例如,在图3和4中将示出这样的结构,在该结构中将在日本未审专利申请公开号No.2001-143408中公开的技术应用于DVD/CD(数字通用盘/紧密盘)盘设备。图5表示DVD的ECC(错误检验和校正)的数据格式。

图3是表示根据背景技术的DVD/CD盘设备的整体结构的例子的框图。在下文中,将描述当再现DVD盘时的数据处理。如图3所示,DVD/CD盘设备200包括CPU(中央处理单元)202、拾取器(pickup)203、读/写通道204、主机I/F206、缓冲控制电路207、格式控制电路208、数据缓冲器209和错误校正单元300。

CPU 202控制整个DVD/CD盘设备。拾取器203从DVD盘读取数据(未校正的数据),以及将该数据传送到读/写通道204。读/写通道204解调该数据以及将该数据传送到格式控制电路208。格式控制电路208根据盘间不同的盘格式来处理该数据。在格式控制电路208处处理过的数据被传送到错误校正电路300。

在例如DVD中,将数据处理为具有182字节*208行,如图5所示。具有182字节*208行的数据称为ECC块,以及在该ECC块单元中执行DVD的错误校正过程。将从每一行的第173个字节至第182个字节的数据称为PI,以及将从ECC块的第193行至208行的数据称为PO。PO和PI称为ECC码,以及来自172字节*192行的数据为主数据,该数据排除了ECC码。

主机I/F 206使用校正后的数据。主机I/F 206通过缓冲控制电路207访问在数据缓冲器209中存储的校正后的数据。

缓冲控制电路207是控制从数据缓冲器209读取/或向其写入数据的电路。

由SDRAM(同步动态随机存取存储器)(例如EDS1216AGTA:由Elpida Memory公司制造)构成数据缓冲器209。数据缓冲器209临时存储现在正被校正的数据以及具有128兆字节的容量。

注意SDRAM由称为页的多个存储区构成,以及在同一页中可以进行连续存取,使得可以提高处理速度。

错误校正电路300包括PI校正电路301、解码器302和恢复部303。

PI校正电路301是以一行为单位在如图5所示的PI方向(一行182个字节)上执行第一校正的电路。

解码器302是生成ECC块中的错误数据的错误校正码和错误位置信息的电路。在“The illustrated DVD Reader,Chapter 3.2.5Decoding ofError Correction Code”,Ohmsha,Ltd.,ISBN 4-274-03606-5,第106页-第109页中描述了错误校正码。

恢复部303是用于根据所生成的错误位置信息和错误校正码来重写在数据缓冲器209中存储的数据的电路。

现在,将参考图4描述根据背景技术的错误校正电路300的操作。图4是表示根据背景技术的错误校正电路的结构的一个例子的框图。图4中所示的错误校正电路300包括PI校正电路301、解码器302和恢复部307。

将由格式控制电路208处理的数据被输入到PI校正电路301。PI校正电路301以一行为单位在PI方向(一行182个字节)上执行第一校正。在图5中的DVD的ECC块的数据格式中示出了PI方向。然后,PI校正电路301以ECC块为单为(1ECC),通过缓冲控制电路207,将除了ECC码之外的数据传送到数据缓冲器209。

通过将用于1ECC的数据除以一页中的字节数,能计算将用于1ECC的数据存储在数据缓冲器209中所需的页数。具体地,除ECC码外的数据长度为172字节*192行,以及一页的容量为1024字节。因此,页数为33页,如等式1中所示。

172字节*192行/1024字节=32.24页(等式1)

将用于PO校正的一个缓冲器和用于PI校正的一个缓冲器分配给数据缓冲器209上的一页,以便于将数据传送到SDRAM。因此,对1ECC,需要提供用于PO校正的缓冲器309-1至309-33和用于PI校正的缓冲器312-1至312-33。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩益禧电子股份有限公司,未经恩益禧电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200710160198.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top