[发明专利]一种低功耗的倍频电路无效
申请号: | 200710163657.X | 申请日: | 2007-10-17 |
公开(公告)号: | CN101414812A | 公开(公告)日: | 2009-04-22 |
发明(设计)人: | 张建平;王小宁 | 申请(专利权)人: | 北京中电华大电子设计有限责任公司 |
主分类号: | H03K5/00 | 分类号: | H03K5/00;H03K5/145;H03K5/01 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 10001*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 功耗 倍频 电路 | ||
技术领域
本发明属于基本电路设计技术领域,涉及一种低功耗的倍频电路结构。
背景技术
在电子产品的设计中,要用到许多不同频率的信号,有时需要用到比输入时钟频率高的时钟信号。因此,时钟倍频电路是一种电路设计中的常用电路。
目前最常用的倍频电路是锁相环电路,它可以输出稳定、输入输出相位关系恒定的倍频时钟。但它的电路结构复杂、功耗较大,占用的芯片面积较大。因此该技术在诸如射频卡等要求低功耗和低成本的应用领域并不适用。
对于功耗要求很高时,有一种较简单的办法是采用延时电路和异或门实现倍频。这种方法的缺点在于,输出时钟的频率受输出时钟的占空比影响,而且输出时钟的相位抖动较大。
发明内容
本发明提供一种倍频电路结构,以克服延时电路和异或门结构倍频电路的缺点,解决输出倍频时钟频率对输入时钟的依赖。同时,电路要具有功耗低和面积小的特点。
本发明所采用的技术方案是:提供一种低功耗的倍频电路结构,包括一个时钟恢复电路和一个倍频电路。其中,时钟恢复电路包括谐振回路和两部分相同的整形电路。所述的整形电路连接在谐振回路后,将谐振回路天线两端输出的载波信号分别进行整形后,输出两个频率相同、相位相反的时钟信号给倍频电路。所述的倍频电路包括两个触发器、一个自定时的延时电路和一个或非电路。两个触发器的输出端分别连接到组合电路的输入端,触发器的复位端与延时电路连接,延时电路串联于组合电路的输出端及两个触发器的复位端之间。其信号流向为:两个触发器分别采集时钟恢复电路输出的两个时钟信号的上升沿,再将触发器的输出信号通过组合电路进行或非运算,将经过或非运算后的信号输出连接至延时电路的输入端,延时电路将信号推迟1/4个周期后反馈给触发器的复位端,最终得到一个频率两倍于天线载波的时钟信号。
综上所述,本发明利用两个反向时钟信号配合触发器和延时电路实现时钟的倍频,克服了延时电路和异或门结构输出倍频时钟频率对输入时钟的依赖。同时,电路结构简单,功耗低,面积小,输出时钟稳定,相位抖动较小。能够兼顾射频通信系统对性能、功耗和成本的要求。
附图说明
图1是本发明的倍频电路结构示意图。
图2是本发明的天线两端VA、VB的波形图。
图3是图2所示的信号分别进行时钟恢复后得到两路方波信号的波形图。
图4是倍频电路中各信号的波形图。
具体实施方式
针对延时电路和异或门结构的不足,并考虑到射频通信系统的特点,本发明电路的时钟恢复电路从天线的信号中恢复出两个相位相反的时钟信号给倍频电路。倍频电路利用组合电路、触发器和延时电路对输入时钟信号进行处理,实现了时钟信号的倍频。如图1所示:本发明的倍频电路结构包括谐振回路1、连接于谐振回路1后的整形电路2、3、触发器4和5、自定时的延时电路6和或非电路7。两个触发器4、5的输出端分别连接到组合电路7的输入端,触发器4、5的复位端与延时电路连接,延时电路6串联于组合电路7的输出端及触发器4、5的复位端之间。所述的整形电路2、3将谐振回路1天线两端输出的信号分别进行整形后,输出两个频率相同、相位相反的时钟信号给倍频电路,作为采样信号输入给触发器4、5;再将触发器4、5的采样的输出连接至或非电路7进行逻辑运算;将经过逻辑运算后的信号输出连接至延时电路6的输入端,延时电路6将信号推迟1/4个周期后反馈给触发器4、5的复位端。或非电路7的输出即为频率两倍于天线载波的时钟信号。
其工作原理如下:在射频通信系统中,由于电感耦合的原理,接收器天线两端VA、VB对地会产生两个波形相同但相位相差180度的正弦信号,见图2。基于以上特点,本发明对天线两端VA、VB信号通过整形电路2、3分别进行整形后得到两路方波信号CLK1、CLK2,见图3。通过整形后的方波信号CLK1、CLK2的频率与发送的载波频率相同,而CLK1、CLK2的两路信号的相位相反。整形后的信号CLK1、CLK2作为采样信号输入给触发器4、5,触发器4的输出Q4在CLK1的上升沿后变为逻辑1,触发器5的输出Q5在CLK2的上升沿后变为逻辑1。之后将Q4和Q5连接至或非电路7进行或非运算,其输出CLK3连接至延时电路6的输入端。延时电路6将CLK3的下降沿推迟1/4个周期后生成RB信号,再反馈给触发器4、5的复位端R。最终,CLK3就是需要获得的两倍于天线载波的时钟信号,见图4。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中电华大电子设计有限责任公司,未经北京中电华大电子设计有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710163657.X/2.html,转载请声明来源钻瓜专利网。