[发明专利]协同设计支持装置和方法以及印刷电路板制造方法无效
申请号: | 200710167455.2 | 申请日: | 2007-10-25 |
公开(公告)号: | CN101196952A | 公开(公告)日: | 2008-06-11 |
发明(设计)人: | 加藤嘉之;青山久志 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京三友知识产权代理有限公司 | 代理人: | 李辉 |
地址: | 日本神奈*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 协同 设计 支持 装置 方法 以及 印刷 电路板 制造 | ||
技术领域
本发明涉及一种在设计包括PLD部件的印刷电路板时通过使用封装设计CAD装置而使得能够早期考虑管脚分配的技术。
背景技术
在设计包括诸如现场可编程门阵列(FPGA)的PLD部件的印刷电路板时,PLD设计者、电路设计者和封装设计者交换诸如管脚分配信息的设计信息。
支持PLD设计的PLD设计CAD装置、支持电路设计的电路设计CAD装置和支持封装设计的封装设计CAD装置分别保持设计信息,因此维持各装置所保持的设计信息之间的一致性是很重要的。因此,例如当在封装设计中更改管脚分配时,需要将该更改反映在PLD设计信息中。
因此,已经发展了一种将封装设计中的管脚更换反映在PLD设计信息中的技术。例如,日本专利申请特开2006-79447号公报公开了一种FPGA设计支持装置,在该装置中,可以在FPGA设计信息中反映关于更改的管脚布局的信息。
但是,存在以下问题:尽管通过使用封装设计CAD装置考虑封装设计需要部件形状类型库,但是在PLD设计者和封装设计者早期考虑管脚分配时不存在PLD部件的部件形状类型库。因此,封装设计者不能通过使用封装设计CAD装置来考虑管脚分配。
发明内容
本发明的目的是至少部分地解决常规技术中的问题。
根据本发明的一方面,提供了一种协同设计支持装置,该协同设计支持装置包括:管脚分配信息接收单元,其接收通过使用PLD设计CAD而生成的针对PLD的管脚分配信息;以及临时库生成单元,其通过使用所述管脚分配信息来生成临时部件形状类型库作为以所述PLD为对象的临时库,所述临时部件形状类型库替代封装设计CAD装置所需的部件形状类型库。
根据本发明的另一方面,提供了一种用于支持协同设计的方法,该方法包括以下步骤:接收通过使用PLD设计CAD而生成的针对PLD的管脚分配信息;以及通过使用所述管脚分配信息来生成临时部件形状类型库作为以所述PLD为对象的临时库,所述临时部件形状类型库替代封装设计CAD装置所需的部件形状类型库。
根据本发明的又一方面,提供了一种印刷电路板制造方法,该方法由支持所述印刷电路板的封装设计与PLD设计之间的协同设计的协同设计支持装置来设计,其中,所述协同设计支持装置进行以下步骤:接收通过使用PLD设计CAD而生成的针对PLD的管脚分配信息;以及通过使用所述管脚分配信息来生成临时部件形状类型库作为以所述PLD为对象的临时库,所述临时部件形状类型库替代封装设计CAD装置所需的部件形状类型库。
根据本发明的又一方面,提供了一种计算机可读记录介质,该计算机可读记录介质在其中存储使计算机实现上述方法的计算机程序。
通过阅读对本发明的现有优选实施方式的以下详细说明,并结合附图进行考虑,将更好地理解本发明的上述及其他目的、特征、优点以及技术和产业意义。
附图说明
图1是用于说明根据本发明第一实施方式的FPGA协同设计的概念的说明图;
图2是根据第一实施方式的FPGA协同设计系统的功能框图;
图3是用于说明电路设计的说明图;
图4A和图4B是用于说明FPGA的符号库的说明图;
图5是存储在FPGA信息存储单元中的FPGA信息的示例的图;
图6是存储在符号库存储单元中的符号库的示例的图;
图7是管脚交换的示例的图;
图8是如何在电路图中反映管脚交换的示例的图;
图9是存储在约束条件存储单元中的约束条件的示例的图;
图10是存储在更改历史记录存储单元中的更改历史记录的示例的图;
图11是历史记录输出单元输出给FPGA设计CAD装置的通知信息的示例的图;
图12是通知信息的输出格式的图;
图13是电路设计CAD装置进行的用于生成符号库的处理和用于布置符号的处理的流程图;
图14是DRC单元进行的用于检查输入/输出属性的处理的流程图;
图15是DRC单元进行的用于检查微分信号的处理的流程图;
图16是DRC单元进行的检查电源电压的处理的流程图;
图17是管脚交换处理单元进行的用于管脚交换的处理的流程图;
图18是历史记录输出单元进行的用于输出更改历史记录的处理的流程图;
图19是用于说明根据本发明第二实施方式的FPGA协同设计的概念的说明图;
图20是根据第二实施方式的FPGA协同设计系统的功能框图;
图21是网列表检索单元检索到的网列表的示例的图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710167455.2/2.html,转载请声明来源钻瓜专利网。