[发明专利]时钟同步的装置与方法有效
申请号: | 200710170954.7 | 申请日: | 2007-11-21 |
公开(公告)号: | CN101197650A | 公开(公告)日: | 2008-06-11 |
发明(设计)人: | 胡骥;王显安 | 申请(专利权)人: | 上海华为技术有限公司 |
主分类号: | H04L1/22 | 分类号: | H04L1/22;G06F11/16 |
代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 逯长明 |
地址: | 200121上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 同步 装置 方法 | ||
技术领域
本发明涉及网络通信技术领域,尤其涉及一种时钟同步的装置与方法。
背景技术
为提高系统内某一功能部分的可用性,在系统结构上常采用资源冗余的方法配置至少一个功能相同的部件来完成一个功能的容错策略。正常工作时系统内只有一个部件完成相应功能,称为主用部件。其它功能相同的部件处于备用状态,称为备用部件。当主用部件发生故障时自动将为备用部件,备份部件自动升为主用部件继续工作,保证系统的稳定运行,称为主备用倒换工作方式。但是,当主备倒换的时候,由于主备时钟不同步,会导致后级电路的时钟输入不稳定。
现有技术提供一种主备时钟倒换的技术方案,由图1可知,0#和1#为主备时钟模块中的同频率时钟源,在主备倒换的时候,直接通过选择器来选择其中一个时钟模块为后级电络提供时钟输入。若0#为主时钟模块,在倒换后很快切换1#为主时钟模块,而0#自动降为备时钟模块。其中,为后级电路提供时钟的模块我们称之为主时钟模块。
发明人在实现本发明过程中,发现现有技术中至少存在如下问题:
上述现有技术的主时钟模块和备时钟模块使用了不同的时钟源,这两个时钟源的初始相位在每次上电后都不同,因此导致两个时钟的相位不确定,而且相差比较大,这样在主备时钟模块倒换时就会导致输出时钟频率发生相位跳变,所述相位跳变的大小由0#和1#输出时钟的相位差决定。而这种跳变会对系统后级电路造成严重的影响,甚至会导致后级电路系统工作不稳定。
发明内容
本发明实施例要解决的技术问题是提供一种时钟同步的装置与方法,该装置与方法使得主备时钟的相位保持同步。
为解决上述技术问题,本发明实施例提供了一种时钟同步的装置,该装置包括:
第一时钟单元,用于选择时钟信号,以及对选择时钟信号所产生的相位跳变进行平滑处理;
第二时钟单元,用于与所述第一时钟单元选择同一个时钟信号,以及对选择时钟信号所产生的相位跳变进行平滑处理,以使所述第二时钟单元输出的信号与所述第一时钟单元输出的信号同步。
本发明实施例还提供了一种时钟同步的方法,所述方法包括:
为第一时钟和第二时钟选择一个相同的时钟信号;
所述的第一时钟和第二时钟分别对各自选择时钟信号所产生的相位跳变进行平滑处理,以使所述第一时钟和第二时钟的输出信号同步。
上述方技术方案具有如下优点或有益效果:由于本发明实施例首先为第一时钟和第二时钟选择一个相同的时钟信号,然后第一时钟和第二时钟分别对各自选择时钟信号所产生的相位跳变进行平滑处理,以使第一时钟和第二时钟的输出信号同步,从而使得第一时钟的输出信号和第二时钟的输出信号具有很好的同步效果,这样在进行主备时钟倒换时不会影响后级电路工作的稳定性。
附图说明
图1是现有技术主备时钟倒换示意图;
图2是本发明实施例一时钟同步的装置示意图;
图3是本发明实施例二时钟同步的装置示意图。
具体实施方式
为使本领域技术人员能够更好地理解本发明,下面结合附图对本发明实施例的技术方案进行详细描述。
实施例一、一种时钟同步的装置,由图2可知,该装置包括监控单元201、控制选择器202、第一时钟单元203以及第二时钟单元207。
其中,监控单元201用于监控主用时钟是否出现故障,所述主用时钟可以是第一时钟单元203来实现,也可以是第二时钟单元207来实现。例如,如果正常工作时使用的是第一时钟单元203,那么第一时钟单元203就是主用时钟,第二时钟单元207就是备用时钟,反之也成立。
其中,控制选择器202用于根据监控单元201的结果选择备用时钟作为主用时钟,所述时钟为后级电路提供时钟输入。例如,作为主用时钟的第一时钟单元203出现故障就会选择第二时钟单元207作为主用时钟。通常将第一时钟单元203的输出频率称为第一频率f12,将第二时钟单元207的输出频率称为第二频率f22。
其中,第一时钟单元203包括:
第一时钟源204,用于产生时钟信号,假设所述时钟信号的频率为f1。
第一选择器205,用于根据监控单元201的结果选择时钟信号,所述时钟信号可以是第一时钟源204产生的时钟信号或第二时钟单元207所产生的时钟信号。
第一锁相环206,用于对第一选择器205在选择时钟信号时所产生的相位跳变进行平滑处理。所述平滑处理就是在锁相环带宽足够窄时,锁相环的输出信号波形不会立即随输入信号波形跳变而跳变,而是经过若干个周期的跟踪后完全与输入信号波形达到同步。
其中,第二时钟单元207包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华为技术有限公司,未经上海华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710170954.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:防止逆流的风扇及其扇框
- 下一篇:在基于蜂窝系统的中继系统中的路由方法和设备